You are on page 1of 150

PONTIFICIA UNIVERSIDAD CATLICA DEL PER

FACULTAD DE CIENCIES E INGENIERA

DISEO Y SIMULACIN DE UN INVERSOR TRIFSICO DE


0.5 kW APLICANDO LA TCNICA DE MODULACIN DE ANCHO
DE PULSO DE VECTOR ESPACIAL

Tesis para optar el Ttulo de Ingeniero Electrnico, que presenta el bachiller:

Jos Paolo Santiago Hidalgo Salinas




ASESOR: Oscar Melgarejo Ponte


Lima, julio del 2011

Resumen

Actualmente se utiliza diversas tcnicas de modulacin de ancho de pulso (PWM) para


el control de diversos dispositivos de potencia como variadores de velocidad,
inversores, UPS, etc. Este trabajo de Tesis desarrolla la modulacin de ancho de
pulso de Vector Espacial (SVPWM) para el diseo y simulacin de un Inversor
Trifsico para obtener una seal de salida senoidal con una frecuencia y voltaje
variable.
Primero se expone la problemtica a la cual se enfrenta los inversores trifsicos y la
modulacin SVPWM. Mencionando la tendencia y los recursos tecnolgicos para el
desarrollo de estos dispositivos de potencia en nuestro pas, as como las diversas
aplicaciones de los mismos.
Despus se describe todos los conceptos generales e importantes para poder abordar
el tema de la modulacin vectorial como el de los inversores. Se explica los principios
para desarrollar un control vectorial de un inversor trifsico a partir de la modulacin
SVPWM, siendo su principal caracterstica la de sustituir todo el sistema trifsico por
un solo vector cuya velocidad de giro con el paso del tiempo refleja la frecuencia.
Luego, se plantea las hiptesis y objetivos a los cuales se quiere llegar con este
trabajo de Tesis; seguido del desarrollo de los diversos diagramas que representan el
sistema a disear y la respectiva seleccin de componentes a utilizar.
Por ltimo, los conceptos establecidos y los diagramas planteados, se complementan
con la muestra y descripcin de los diversos diseos de la estructura de un inversor
trifsico, y con las simulaciones de la tcnica de control vectorial (SVPWM) para poder
lograr una onda de salida muy similar a una senoidal con una baja distorsin armnica
y unas mnimas prdidas por conmutacin.

NDICE
INTRODUCCIN ............................................................................................................ 1
CAPTULO 1: Desarrollo de un Inversor Trifsico .......................................................... 2
1.1 Generacin de Energa Elctrica .............................................................................. 2
1.2 Desarrollo del Inversor Trifsico ............................................................................... 2
1.3 Diseo e Implementacin de un Inversor Trifsico en el Per ................................. 3
1.4 Aplicaciones y caractersticas del Inversor Trifsico ................................................ 4
1.4.1 Aplicaciones .................................................................................................... 4
1.4.2 Distorsin armnica: Proteccin ..................................................................... 4
1.5 Declaracin del Marco Problemtico ........................................................................ 5
CAPTULO 2: El Inversor Trifsico: Las Tecnologas y Alternativas para su diseo y
simulacin ................................................................................................ 6
2.1 Inversor Trifsico ...................................................................................................... 6
2.1.1 Caractersticas ................................................................................................ 6
2.1.2 Tipo de Inversores Trifsicos .......................................................................... 6
2.2 Dispositivos de Conmutacin ................................................................................... 7
2.2.1 Mosfet de Potencia ......................................................................................... 7
2.2.2 IGBT ............................................................................................................... 7
2.3 Modulacin por Ancho de Pulso (PWM) ................................................................... 9
2.4 Modulacin por Ancho de Pulso del Vector Espacial (SVPWM) .............................. 9
2.5 Modelo Terico ....................................................................................................... 16
CAPTULO 3: Planteamiento para el desarrollo del Inversor Trifsico ......................... 18
3.1 Hiptesis ................................................................................................................. 18
3.1.1 Hiptesis Principal ........................................................................................ 18
3.1.2 Hiptesis Secundarias .................................................................................. 18
3.2 Objetivos ................................................................................................................. 18
3.2.1 Objetivo General ........................................................................................... 18
3.2.2 Objetivos Especficos ................................................................................... 19
3.3 Planteamiento de la Solucin ................................................................................. 19
3.4 Diagrama de Bloques ............................................................................................. 20
3.4.1 Diagramas de Bloques General .................................................................... 20
ii

3.4.1.1 Fuente ................................................................................................. 20


3.4.1.2 Microcontrolador ................................................................................. 20
3.4.1.3 Separacin de etapas de Control y de Potencia ................................ 21
3.4.1.4 Driver .................................................................................................. 21
3.4.1.5 Circuito de Interruptores ..................................................................... 21
3.4.1.6 Carga Trifsica ................................................................................... 21
3.4.2 Diagrama de Bloques de la Etapa de Control .............................................. 21
3.4.3 Diagrama de Bloques de la Etapa de Potencia ............................................ 22
3.4.4 Diagrama de Bloques del Algoritmo de Control ............................................ 22
3.5 Seleccin de Componentes Principales en base al Diagrama de Bloques
del Inversor Trifsico .............................................................................................. 23
3.5.1 Fuente ........................................................................................................... 24
3.5.1.1 Batera ................................................................................................ 24
3.5.1.2 Componentes de adaptacin de tensin ............................................ 24
3.5.2 Microcontrolador ........................................................................................... 25
3.5.3 Dispositivo de separacin de las etapas de control y de potencia ............... 26
3.5.4 Driver ............................................................................................................ 27
3.5.5 Dispositivo de Conmutacin ......................................................................... 27
3.5.6 Transformador Elevador ............................................................................... 29
3.5.7 Proteccin de los dispositivos de conmutacin ............................................ 29
3.5.8 Disipador ....................................................................................................... 33
3.5.9 Fusible .......................................................................................................... 34
CAPTULO 4: Diseo y Simulacin del Inversor Trifsico empleando la tcnica de
Modulacin de Ancho de Pulso de Vector Espacial .............................. 36
4.1 Consideraciones Preliminares ................................................................................ 36
4.2 Comparacin de Tcnicas de Modulacin PWM sinusoidal, de tercera
armnica y SVPWM ................................................................................................ 36
4.3 Diseo Esquemtico de Circuitos ........................................................................... 37
4.3.1 Circuito Esquemtico del arreglo de Interruptores ....................................... 37
4.3.2 Circuito Esquemtico del Driver ................................................................... 38
4.3.2.1 Diseo del Driver para el Mosfet IRFZ48N ......................................... 39
4.3.2.2 Diseo del Driver para el Mosfet IRF4905P ....................................... 49
4.3.2.3 Funcionamiento de los Drivers ........................................................... 52
4.3.3 Circuito Esquemtico del Inversor Trifsico ................................................. 52
iii

4.4 Simulacin de los Drivers ....................................................................................... 54


4.4.1 Driver para Mosfet IRFZ48N ......................................................................... 54
4.4.2 Driver para Mosfet IRF4905PbF ................................................................... 58
4.5 Simulacin de la tcnica de Modulacin de Ancho de Pulsos
de Vector Espacial ................................................................................................ 61
4.6 Desarrollo del Algoritmo de Control ........................................................................ 90
4.7 Resultados y Anlisis .............................................................................................. 91
4.8 Costos ..................................................................................................................... 92
CONCLUSIONES ......................................................................................................... 94
RECOMENDACIONES ................................................................................................. 95
BIBLIOGRAFA ............................................................................................................. 96












1

INTRODUCCIN
En la actualidad, los requerimientos de energa elctrica de corriente alterna de las
viviendas y de la industria provienen principalmente de fuentes de energa no
renovables. El progreso de la tecnologa ha permitido el uso de fuentes de energa
renovables, tales como la elica y la solar, para generar energa elctrica
principalmente de corriente continua, que es almacenada en bancos de bateras;
estos, mediante el uso de inversores, pueden suministrar la energa elctrica de
calidad que las empresas u hogares necesitan. Sin embargo, los inversores
desarrollados en nuestro pas no cubren por completo estos requerimientos ya sea
porque funcionan de manera ineficiente y limitada con respecto a las cargas y
potencias aplicadas o porque los inversores de mejor calidad tienen altos costos.
Gracias a los avances tecnolgicos y a las necesidades generadas se han
desarrollado nuevos dispositivos de conmutacin que permiten un mejor diseo e
implementacin de los inversores. Por otro lado, el incremento del uso de fuentes de
energa renovables producir cortes elctricos no previsibles, por lo cual se
necesitarn de equipos que prevean estos problemas como los UPS (Fuentes de
poder Ininterrumpidas), que son una aplicacin importante de los inversores. Tambin
cabe resaltar otra importante aplicacin del inversor, como es el control de velocidad
de motores trifsicos de corriente alterna, dado que cada vez se busca que sean ms
precisos.
Debido a que el inversor, utilizando un adecuado mtodo de control, puede satisfacer
los requerimientos y necesidades mencionadas y adems es la base del desarrollo de
muchas aplicaciones; se busca disear y simular un inversor trifsico adecuado,
eficiente y eficaz que aporte al desarrollo de la Electrnica de Potencia en nuestro
pas.
De esta forma, mediante este trabajo, se busca presentar el diseo y simulacin de un
inversor trifsico aplicando la tcnica de modulacin de ancho de pulso de Vector
Espacial, cuya onda de salida, muy similar a una sinusoidal, presentar una menor
distorsin armnica y entregar una potencia con el mnimo de prdidas. Adems, se
espera que contribuya al desarrollo e investigacin de equipos eficientes y
aplicaciones de potencia que sirvan para una mejor calidad de servicio a los usuarios
de estos sistemas.
2

CAPTULO 1: Desarrollo de un Inversor Trifsico


1.1 Generacin de Energa Elctrica
La generacin de energa elctrica, en trminos generales, consiste en transformar
algn tipo de energa no elctrica, ya sea qumica, mecnica, trmica o luminosa
(entre otras), en energa elctrica.
La generacin se lleva a cabo mediante tcnicas muy diferentes. Por ejemplo, se tiene
la energa elctrica generada por el movimiento rotatorio de una fuente de energa
mecnica directa, como la corriente de un salto de agua, la producida por el viento, o a
travs de un ciclo termodinmico. Para este ltimo caso, se calienta un fluido al que se
hace recorrer un circuito en el que mueve un motor o una turbina; el calor de este
proceso se obtiene mediante la quema de combustibles fsiles, reacciones nucleares y
otros procesos. Esta tcnica para generar energa elctrica puede suministrar grandes
cantidades y potencias de electricidad para generar corriente continua en un dinamo o
corriente alterna en un alternador.
La generacin de energa elctrica es una actividad humana bsica, ya que est
directamente relacionada con los requerimientos actuales del hombre en todas las
actividades de su vida (transporte, comunicaciones, servicios, en el hogar, etc.). Todas
la formas de utilizacin de las fuentes de energa, tanto las habituales como las
denominadas alternativas o no convencionales, agreden en mayor o menor medida el
ambiente.
1.2 Desarrollo del Inversor Trifsico
Los Recursos Tecnolgicos empleados para el desarrollo de un inversor son,
principalmente, dispositivos de conmutacin (semiconductores) los cuales han
experimentado una evolucin en trminos de frecuencia de conmutacin, prdidas en
conduccin y facilidad de gobierno; de esta manera estos dispositivos han contribuido
a la popularizacin de los inversores [14]. A raz de que la tendencia en el desarrollo
de los inversores es disminuir los costos y aumentar la eficacia, lo que se busca son
dispositivos de conmutacin que optimicen su trabajo. Estos dispositivos pueden ser
Mosfets de potencia, IGBTS, SCRs, entre otros. Adems, otro recurso tecnolgico
importante es el microcontrolador a usar para el control de la seal de salida del
inversor. La electrnica digital ha experimentado un auge que ha permitido que
3

microcontroladores con potentes herramientas de depuracin y desarrollo estn al


alcance de los diseadores a muy bajo costo, logrando as que se pueda utilizar y
planear estrategias de control complejas sin algn aumento apreciable en los gastos al
final del desarrollo del equipo. Tambin hay que considerar otros dispositivos como los
transistores; dispositivos semiconductores que cumplen una funcin de conmutacin
trabajando en niveles de corte y saturacin para permitir el paso o no de corriente.
Estos dispositivos, al igual que los Mosfets o IGBTS, pueden funcionar como
dispositivo de conmutacin del denominado Puente H en el desarrollo del Inversor. El
transistor es un dispositivo elemental para la fabricacin del driver del dispositivo de
conmutacin del Puente H.
1.3 Diseo e Implementacin de un Inversor Trifsico en el Per
Los inversores Trifsicos, en el mercado nacional, son diseos de bajo nivel; utilizados
para bajas y hasta medianas potencias. Muchas de las personas que desarrollan este
tipo de equipos o aplicaciones relacionadas a ellos, no van ms all del diseo pues
no encuentran ningn tipo de respaldo por parte del Estado y, ms bien, tienen que
buscar la de Empresas Privadas, y al no encontrarla, tienen que dejar de lado su
proyecto sin poder implementarlo.
Tambin, cabe resaltar, que estos dispositivos son caracterizados por la aplicacin de
la tcnica de modulacin (PWM) utilizada para controlar la onda de salida del equipo
con lo que entregan tensiones con alto grado de contenido armnico; causado por las
bajas frecuencias de conmutacin de los semiconductores en relacin a la frecuencia
fundamental de la seal y por la forma de onda de la seal de salida. De esta manera,
los voltajes y corrientes no son los esperados. Esto significa que existe contaminacin
de armnicos, prdidas adicionales, rizado en la corriente y gran cantidad de ruido que
puede daar los sistemas de control [15].
Por todo esto es que los inversores desarrollados en nuestro pas son de un bajo nivel
de eficiencia y usados en aplicaciones simples y especificas.
Se han presentado daos y fallas en motores elctricos de algunas empresas debido a
los inversores aplicados al control de estos. Los principales problemas denunciados
son fallas de rodamientos del motor y prdida de la aislacin en las bobinas del motor,
causadas por corrientes circulantes, desgaste dielctrico, sobretensin y descarga
corona. Las corrientes circulantes son generadas por capacitancias parsitas que se
4

generan en las distintas capas de las bobinas del motor. Los bruscos cambios de
voltaje (dV/dt) inducen corrientes y descargas corona en las bobinas del motor lo que
provoca su desgaste prematuro.
1.4 Aplicaciones y caractersticas del Inversor Trifsico
1.4.1 Aplicaciones
Los inversores se usan usualmente en aplicaciones industriales, como impulsores
(variadores, reguladores o controles) de motor de corrientes alterna y velocidad
variables, o en calentamiento por induccin, fuentes de alimentacin de reserva y
fuentes de alimentacin ininterrumpida.
Los inversores han podido sustituir a los reductores de velocidad mecnicos en el
campo del control de motores, con muchas ventajas respecto a stos, como por
ejemplo: mejor rendimiento, ausencia de elementos mecnicos de desgaste,
vibraciones, mayor versatilidad en el control, etc. Otra aplicacin importante esta en
las fuentes de alimentacin ininterrumpida, equipos vitales para el funcionamiento y
respaldo de empresas, hospitales, etc. Los inversores son parte fundamental para el
funcionamiento adecuado de estos equipos.
Tambin cabe mencionar otras aplicaciones de los inversores como los balastos
electrnicos, calentamiento por induccin, etc.
1.4.2 Distorsin armnica: Proteccin
Los armnicos son distorsiones de las ondas sinusoidales de tensin y/o corriente de
los sistemas elctricos, debido al uso de cargas con impedancia no lineal, al empleo
de materiales ferromagnticos saturables, y en general al uso de equipos que
necesiten realizar conmutaciones en su operacin normal. La aparicin de corrientes
y/o tensiones armnicas en el sistema elctrico crea problemas tales como, el
aumento de prdidas de potencia activa, sobretensiones en los condensadores,
errores de medicin, mal funcionamiento de protecciones, dao en los aislamientos,
deterioro de dielctricos, disminucin de la vida til de los equipos, entre otros [16].
Por ello, para minimizar la distorsin armnica, se emplea la tcnica de modulacin de
ancho de pulso de Vector Espacial (SVPWM) para realizar el control de los
5

dispositivos de conmutacin, pues posee la menor distorsin armnica (THD) a


comparacin de los otros tipos de modulacin PWM [17].
1.5 Declaracin del Marco Problemtico
Los Inversores desarrollados en el Per presentan caractersticas, en su nivel de
eficiencia y eficacia de funcionamiento, que limitan la potencia y el tipo de carga con la
cual se trabaja; esto es debido a su bajo nivel de diseo e implementacin que se
realiza ya sea por la poca inversin econmica o la poca dedicacin a los proyectos de
Potencia en nuestro pas. Estos inversores, localmente diseados y construidos, solo
trabajan a bajas potencias y la forma de su onda de tensin de salida es casi siempre
cuadrtica, lo cual produce una gran distorsin armnica que afecta negativamente a
cargas tipo R-L y limita su aplicacin casi exclusivamente a cargas tipo resistivas.
Por otro lado, tenemos los problemas medio ambientales, el incremento en el precio
del petrleo que hubo anteriormente y que seguramente habr en el futuro debido a la
crisis Mundial, la mayor demanda de energa y la posibilidad del agotamiento de los
recursos del planeta son causas que han provocado la bsqueda de nuevas
alternativas de energa.
Es por ello que desarrollar equipos como los inversores es una adecuada forma de
poder usar fuentes renovables como una alternativa de energa pero tanto el Estado
como las empresas privadas no tienen mucho inters en invertir en desarrollo de
proyectos de este tipo, ya que es un mercado nuevo y con pocos fines de lucro hasta
el momento.
Por ltimo, cabe resaltar que es importante considerar el tipo de dispositivo de
conmutacin que se use, el circuito de proteccin que se implemente, la exactitud del
control de que se realice, el nivel de voltaje a la salida (calidad de seal) y la
frecuencia de conmutacin de los dispositivos de conmutacin a utilizar, ya que son
factores que determinarn el diseo para el desarrollo de un inversor que pueda
trabajar de manera adecuada, eficaz y eficiente con el mayor tipo de dispositivos
elctricos de uso cotidiano.



6

CAPTULO 2: El Inversor Trifsico: Las Tecnologas y


Alternativas para su diseo y simulacin
2.1 Inversor Trifsico
2.1.1 Caractersticas
El Inversor Trifsico es un dispositivo utilizado para convertir una corriente continua en
una corriente alterna, con la magnitud y frecuencia deseadas [1].
En aplicaciones de potencia baja e intermedia se pueden aceptar voltajes de onda
cuadrada o cuasi-cuadrada; en cambio, para aplicaciones para alta potencia se
requieren formas de onda senoidal con poca distorsin [1].
Los inversores se utilizan en aplicaciones tales como en el control de motores de
corriente alterna de velocidad ajustable, en los sistemas de alimentacin
ininterrumpida o en los variadores de frecuencia, entre otras. El mtodo ms extendido
para efectuar el control de los dispositivos semiconductores de un circuito inversor de
potencia es la conmutacin basada en la modulacin por ancho de pulso [2].
Estos equipos usan dispositivos de conmutacin como BJT, MOSFET, IGBT y GTO.
Usan generalmente seales de control por modulacin por ancho de pulso (PWM)
para producir un voltaje de salida CA.
2.1.2 Tipos de Inversores Trifsicos
Existen dos configuraciones para realizar un Inversor Trifsico.
Primero, se puede conectar tres puentes inversores monofsicos medios o completos
en paralelo para formar la configuracin de un inversor Trifsico. Las seales de
control de los inversores monofsicos deben adelantarse o atrasarse 120 entre s
para obtener voltajes trifsicos balaceados.
Segundo, se puede obtener una salida trifsica mediante la configuracin de tres
semipuentes donde en cada uno de ellos se dispone de dos semiconductores de
potencia (teniendo un total de seis), como lo muestra la figura 2.1. Se puede aplicar
dos clases de seales de control a estos semiconductores: conduccin a 180 o
7

conduccin a 120. La conduccin a 180 utiliza mejor los interruptores y es el mtodo


que se prefiere [1]. Cabe mencionar que esta es la configuracin que se utiliza:

Figura 2.1 Configuracin de seis semiconductores de potencia
Elaboracin propia
2.2 Dispositivos de Conmutacin
2.2.1 Mosfet de Potencia
Un MOSFET de potencia es un dispositivo controlado por voltaje que solo requiere una
corriente pequea de entrada [1].
Los MOSFETs tienen una alta impedancia de entrada, la velocidad de conmutacin es
muy alta, los tiempos de conmutacin estn en el orden de los nanosegundos (bajas
prdidas de conmutacin) y requieren de poca energa de compuerta (entrada). Los
MOSFETs de potencia estn encontrando aplicaciones cada vez ms numerosas en
convertidores de baja potencia y alta frecuencia. Estos dispositivos no sufren del
problema destructivo que causan las fugas trmicas localizadas producidas por altas
concentraciones de corriente (segunda avalancha), como sucede con los transistores
BJT. Sin embargo, los MOSFETs tienen el problema de descargas electrostticas y
requieren de un cuidado especial en su manejo. Adems, es relativamente difcil
protegerlos en condiciones de falla por cortocircuito [1].
Existen dos tipos de MOSFET: Los Mosfet decrementales y los Mosfet incrementales.
Cada tipo de MOSFET presenta dos clases de canales, canal n y canal p. Los tres
terminales de este semiconductor son Compuerta, Drenaje y Fuente [1] [2].
2.2.2 IGBT
Los IGBTs combinan las ventajas de los BJTs y los MOSFETs. Tienen una alta
impedancia de entrada como los MOSFETs, bajas prdidas de conmutacin [4], y,
8

adems, pocas prdidas por conduccin en estado activo, como los BJTs [1]. Sin
embargo, no presenta problemas de segunda avalancha, como estos ltimos. Por el
diseo y la estructura del dispositivo, se controla la resistencia equivalente de drenaje
a fuente (Rds), para que se comporte como la de un BJT. Un IGBT es un
semiconductor controlado por voltaje, parecido a un MOSFET. Comparte ciertas
caractersticas con estos, como son: facilidad de excitacin de compuerta (disparo),
picos de corriente, capacidad, sensibilidad y robustez. Adems, requiere de un circuito
de control muy simple. Cabe mencionar que el rendimiento de un IGBT se parece ms
al de un BJT que al de un MOSFET; pero, en forma inherente, el IGBT es ms rpido
que un BJT. Las desventajas del IGBT, frente al MOSFET, es que su velocidad de
conmutacin es menor y su precio es mayor [1].
A continuacin se resume las caractersticas importantes de los dos dispositivos de
potencia planteados:

Tabla 2.1 Comparaciones entre Mosfet e IGBT
Fuente: Rachid (2004)

Tipo de Interruptor MOSFET IGBT
Ventajas
Mayor velocidad de conmutacin. Baja
prdida por conmutacin. Circuito simple
de control de compuerta. Poca potencia de
compuerta. Coeficiente positivo de
temperatura en paso de corriente y facilita
funcionamiento en paralelo. Costo
asequible y fcil de encontrar en el
mercado local a comparacin del IGBT.
Bajo voltaje en estado encendido.
Poca potencia en la compuerta.
Alta capacidad de voltaje.
Limitaciones
Alta cada de voltaje, hasta de 10V. Menor
capacidad de voltaje en estado apagado.
Dispositivo de voltaje unipolar.
Menor capacidad de voltaje en
estado apagado. Dispositivo de
voltaje unipolar. Menor velocidad
de conmutacin en comparacin
con los mosfets. Precio de costo
mayor al de los mosfets.

Tabla 2.2 Comparaciones entre Mosfet e IGBT
Fuente: Rachid (2004)
Tipo de
interruptor
Variable
de
control
Caractersticas
de control
Frecuencia de
conmutacin
Especificacin
Mx. de voltaje
Vs
Especificacin
Mx. de
corriente Is
MOSFET Voltaje Continua
Muy alta
(100KHz)
1 kV
Ss=Vs*Is
Ss=0.1 MVA
150A
Ss=Vs*Is
Ss=0.1 MVA
IGBT Voltaje Continua
Alta
(20KHz)
3.5 kV
Ss=Vs*Is
Ss=1.5 MVA
2 kA
Ss=Vs*Is
Ss=1.5 MVA
9

Segn las tablas 2.1 y 2.2 se puede concluir que el dispositivo de conmutacin a
utilizar, para el desarrollo del inversor trifsico de 0.5 KW empleando la modulacin del
Vector Espacial, es el Mosfet; ya que presenta una mayor velocidad de conmutacin
(se puede emplear para altas frecuencias de conmutacin), bajas prdidas por
conmutacin, su circuito de control es simple, es apropiado para trabajar en bajas y
medianas potencias y, es de un costo menor al IGBT y ms asequible en el mercado
local.
2.3 Modulacin por Ancho de Pulso (PWM)
La modulacin por ancho de pulso es una tcnica que se basa en la comparacin
entre dos seales: una seal moduladora y una seal de referencia (seal repetitiva o
portadora). Como resultado de dicha comparacin, se obtiene una seal cuadrada de
ancho de pulsos variable, funcin de las dos seales que se comparan.
En muchas aplicaciones industriales, para controlar el voltaje de salida de los
inversores, se necesita con frecuencia hacer frente a las variaciones del voltaje de
entrada de corriente continua, regular el voltaje de los inversores y satisfacer los
requisitos de control de voltaje y frecuencia constantes.
En la situacin en que el voltaje de entrada de corriente continua del inversor es fijo y
no es controlable, se puede obtener un voltaje de salida de corriente alterna variable
haciendo variar la ganancia del inversor, lo cual se puede llevar a cabo aplicando la
tcnica de modulacin de ancho de pulsos (PWM). Los ms comunes son: nico
ancho de pulso, modulacin de mltiple pulsos, SPWM y MSPWM [1] (Anexo A-1).
2.4 Modulacin por Ancho de Pulso del Vector Espacial (SVPWM)
La tcnica de modulacin de Ancho de Pulso del Vector Espacial consiste en aplicar
los diferentes vectores espaciales (Anexo A-13) durante unos tiempos determinados y
en un orden determinado, segn un vector de referencia que depende del sistema
trifsico que se desea obtener, para de esa forma conseguir que la seal de salida
tenga una menor distorsin armnica.
La principal caracterstica de la SVPWM es que sustituye todo el sistema trifsico por
un solo vector (vector de referencia), en el que la frecuencia queda reflejada en su
velocidad de giro con el paso del tiempo. Esto permite emplear dicho vector para
estudiar tanto los regmenes estacionarios como dinmicos en dichos sistemas.
10

La figura 2.2 muestra las diferentes posiciones del vector espacial sobre el plano -
que representan los estados de conmutacin (dichos vectores son llamados vectores
de conmutacin) del inversor trifsico:

Figura 2.2 Posicin de los vectores espaciales
Elaboracin propia
Como se puede apreciar en la figura 2.2, los extremos de los vectores forman un
hexgono regular. Cada extremo representa un vector (activo), adems de dos
vectores ms que corresponden al valor cero (nulo) y que se representan en el centro
del plano. Estos ocho vectores, llamados vectores directores, son los nicos que
puede generar el inversor trifsico de seis interruptores y por tanto son vectores fijos
en el plano complejo (no giran). Los seis vectores directores activos representan las 6
combinaciones posibles en un inversor trifsico que generan una transferencia de
energa entra la fuente y la carga, mientras que los dos vectores directores nulos
representan las 2 combinaciones posibles en el inversor sin intercambio de energa
entre la fuente y la carga. Los vectores directores activos tienen el mismo mdulo
((2/3)*Vdc) y estn desfasados 60 entre s; en cambio, los vectores directores nulos
solo pueden indicarse como un punto en el centro del plano complejo ya que su
mdulo es cero. Cabe mencionar que la accin de cada uno de los 6 vectores activos
dura como mximo 60, mientras que los 2 vectores nulos solo funcionarn cuando se
introduzca un espacio de tiempo de no conduccin, es decir, cuando se quiera reducir
el tiempo de accin de los vectores activos se introduce un vector nulo. A continuacin
se muestra los estados de conmutacin del inversor trifsico y el vector director que
representa, donde el valor de 1 representa al switch cerrado y el valor de 0 al switch
abierto:
11


Figura 2.3 Estados de los interruptores
Fuente: Segu (2003)
Como se observa en la figura 2.3, se presenta los 8 estados de conmutacin posibles
de un inversor trifsico de tres semipuentes. Los vectores directores representan los
estados de conmutacin del inversor mediante el estado de los switches superiores de
los semipuentes. Estos estados de conmutacin se representan mediante el vector
espacial (vectores directores activos y nulos) en el plano complejo en la figura 2.2.
El rea encerrada entre dos vectores adyacentes en el hexgono, se define como un
sector; en total se dispone de seis sectores. Los vectores entre dos vectores directores
se llaman vectores intermedios. La siguiente figura muestra los vectores directores y
seis vectores intermedios.
12


Figura 2.4 SVPWM de 12 estados de conmutacin
Fuente: Segu (2003)
El vector de referencia acta como consigna y gira dentro del plano complejo saltando
de un vector de conmutacin al siguiente, de forma que cuantos ms vectores de
conmutacin intermediarios se generen entre los vectores directores, ms senoidal es
la onda de salida y as se obtendr una menor distorsin armnica.
Para generar los vectores intermedios, y as obtener una salida ms senoidal, el vector
de referencia (que representa el voltaje senoidal trifsico) conmuta entre dos vectores
directores adyacentes y un vector nulo en un periodo de conmutacin para as obtener
un vector intermedio. Para calcular los tiempos de aplicacin de los diferentes vectores
directores, se considera la siguiente figura:

Figura 2.5 Principio de tiempo de clculo del vector espacial
Fuente: Vernav (2007)
La figura 2.5 representa la posicin de los diferentes vectores espaciales directores
adyacentes y el vector de referencia en el primer sector. Los tiempos de aplicacin de
los vectores espaciales adyacentes y del vector nulo, segn la figura 2.5, son:
13
Ec.2.1
t
u
=
|:
s
-

|sin (
n
S
- o)
|:
u
|sin (
2n
S
)

t
b
=
|:
s
-

|sin (o)
|:
b
|sin (
2n
S
)
|:
u
| = |:
b
| = (
2
S
, )I
dc

t
0
= t
s
- t
u
- t
b

Donde:
to = tiempo de aplicacin del vector nulo
ta = tiempo de aplicacin del vector director activo Va
tb = tiempo de aplicacin del vector director activo Vb
ts = perodo de conmutacin (tiempo de aplicacin del vector de referencia) y el
tiempo total necesario para generar un vector intermedio.
Para obtener una frecuencia de conmutacin fija y un desempeo armnico ptimo de
la modulacin SVPWM, cada rama del inversor debe cambiar su estado solo una vez
en un periodo de conmutacin (obtener un vector intermedio por periodo). Esto se
logra aplicando primero un vector de estado cero durante del total de su tiempo de
aplicacin (to); seguido de dos vectores adyacentes directores aplicados durante la
mitad de su tiempo de aplicacin (ta y tb); despus se vuelve a aplicar el vector cero
durante del total de su tiempo de aplicacin. Todo esto en medio periodo de
conmutacin (ts). La siguiente mitad del periodo de conmutacin se aplica el espejo
de la primera mitad. Entonces, el total del periodo de conmutacin (ts) estara dividido
en siete partes. As se obtiene el SVPWM simtrico que presenta una menor distorsin
en la seal de salida y un mejor espectro de componentes armnicos, debido a la
simetra que presentan las formas de onda de la modulacin (Anexo A-11).


Figura 2.6 Disposicin del vector espacial para un periodo de conmutacin en el primer sector SVPWM
Simtrico.
Fuente: Vernav (2007)
14

De esta forma, como se observa en la figura 2.6, se logra formar un vector intermedio
a travs de la conmutacin de dos vectores directores adyacentes y un vector cero en
el sector I.
Tomar en cuenta que el ngulo es el que corresponde a la ubicacin de cada vector
intermedio a generar (mediante el vector de referencia) en cada sector; por eso, es
necesario fijar previamente el nmero de vectores intermedios que se adoptarn para
lograr la seal de salida senoidal, para as poder ubicarlos simtricamente en el plano
complejo.
Como se dijo anteriormente, cuantos ms vectores intermedios se generen, la tensin
de salida ser ms senoidal y se tendr, como consecuencia, un menor contenido
armnico. Sin embargo, se debe tener en cuenta que para obtener un vector
intermedio, el inversor debe realizar una seria de conmutaciones; entonces, si se
genera un nmero elevado de vectores intermedios, se producira una gran cantidad
de conmutaciones (frecuencia de conmutacin alta) por parte de los semiconductores
del inversor y como resultado, una mayor prdida por conmutacin de ellos. Dicho
esto, se consideran dos criterios que se contraponen: por un lado se busca la
reduccin del contenido armnico que se obtiene con tener una frecuencia de
conmutacin mucho mayor que la frecuencia fundamental; y por el otro, se busca una
reduccin de las prdidas de conmutacin reduciendo el nmero de conmutaciones
(frecuencia de conmutacin) que el semiconductor tenga que realizar en un periodo de
conmutacin. Entonces, se debe llegar a un compromiso entre ambos criterios para
lograr una seal de salida adecuada, lo cual se obtiene utilizado la modulacin
SVPWM simtrica anteriormente mencionada.
La ubicacin de los vectores intermedios y la secuencia de conmutacin necesaria
para crear los patrones de las seales de disparo (seales de control) para cada
sextante (SVPWM simtrico Anexo A-11), determinarn la duracin de cada vector
director (ta, tb, to).
Considerando la secuencia de conmutacin SVPWM simtrica de la figura 2.6, la cual
se opta para desarrollar la modulacin de los pulsos que controlan la activacin de los
dispositivos de conmutacin (seal de control), se deduce que para la generacin de
un solo vector intermedio (generado en un periodo de conmutacin) se necesitan de
12 conmutaciones de los dispositivos de conmutacin (mosfets), 6 aperturas y 6
cierres. Entonces, eligiendo el nmero de vectores intermedios a utilizar para generar
15

las seales de voltaje de salida del inversor trifsico, se define el nmero de


conmutaciones de la siguiente manera:
N1 - NC = N2 Ec.2.2
Siendo,
N1 = Nmero total de vectores intermedios a utilizar para generar las seales
de salida del inversor trifsico.
NC = 12 conmutaciones que realizan los dispositivos de conmutacin para
generar un solo vector en un periodo de conmutacin (ts).
N2= Nmero total de conmutaciones que realizan los dispositivos de
conmutacin para generar un periodo de las seales de voltaje de salida del
inversor trifsico
El control vectorial o SVPWM de inversores trifsicos alimentados por fuente de
Tensin constituye una poderosa herramienta para el desarrollo y control de los
convertidores de continua-alterna [11]. Las ventajas que presenta son:
- Cuando se trata de controlar un motor trifsico de induccin, el control vectorial sobre
el inversor trifsico permite desacoplar las variables del motor de induccin de forma
que se logra un control independiente de la velocidad y del par, equiparable al motor
de corriente continua [11].
- Cuando se pretende generar un sistema trifsico de tensiones senoidales (por
ejemplo en sistemas de generacin de energa elctrica a partir de paneles solares y
bateras), la implementacin digital del control vectorial resulta mucho ms sencilla que
la de un PWM senoidal Trifsico [11].
- Por otro lado, hay que considerar que la modulacin de ancho de pulso de Vector
Espacial mejora la utilizacin de la tensin de corriente continua en un 15.5% en
comparacin con la modulacin PWM Senoidal (Anexo A-4). Esto se comprueba por el
hecho de que el valor mximo de tensin de la SVPWM es Vdc/S y el de SPWM es
Vdc/2; ahora, comparando los dos valores se tiene que:
V
dc
3
V
dc
2
= 1.1SS; entonces, se
observa que el control vectorial brinda un 15.5 % ms de tensin y por lo tanto, la
corriente es menor en el mismo porcentaje.
16

- Permite controlar la amplitud de la tensin fundamental de salida as como su


frecuencia de salida. Esto se realiza a partir del establecimiento del ndice de
modulacin (cociente entre el valor del vector de referencia y el valor mximo que
puede alcanzar la amplitud) y la frecuencia fundamental respectivamente (tomar en
cuenta que para un ndice de modulacin mayor a 1, se considera sobremodulacin
Anexo A-10).
2.5 Modelo Terico
El desarrollo de un Inversor Trifsico depende de las cargas que se va a energizar, las
tecnologas o dispositivos que se van a usar para ser diseado y construido, de la
eliminacin de los armnicos y del mtodo de control de los dispositivos de
conmutacin. Es muy importante determinar la potencia que se requiere a la salida del
inversor (para cumplir con los requerimientos de la carga) y el costo que implica el
desarrollo del inversor que lo satisfaga para disear e implementar un equipo eficiente
y adecuado.
Se define como modelo terico el diseo adecuado de un inversor trifsico que pueda
utilizar el mtodo de Modulacin de Ancho de Pulso del Vector Espacial para lograr
una salida senoidal que se ver reflejada en los resultados de la simulacin. La seal
de salida del inversor a disear ser una onda de corriente alterna cuadrada con
tendencia sinusoidal, donde la componente fundamental tendr la magnitud,
frecuencia y fase deseada, y una baja distorsin armnica. Se proceder a filtrar dicha
onda de salida del inversor y as se podr obtener la seal sinusoidal. De esta manera,
se podr ofrecer el diseo de un equipo que pueda entregar una potencia con el
mnimo de prdidas y que tenga un mejor manejo de la distorsin armnica. Por otro
lado, se lograr un mejor manejo de la seal de salida que ser independiente de la
carga que tenga, ya sea inductiva, capacitiva o resistiva.
La eliminacin de armnicos es un factor importante a considerar, ya que algunos de
sus principales efectos son: interferencias en sistemas de comunicacin,
calentamiento de motores de induccin y efectos de resonancia.
El costo es muy importante, pues siempre se busca realizar proyectos o productos de
mayor rentabilidad, y eso es lo que se quiere lograr.
17

Entonces, tomando en cuenta lo anteriormente mencionado, se plantea como


alternativa para el diseo del Inversor Trifsico el uso de Mosfets de potencia debido a
sus caractersticas de alta velocidad de conmutacin y precio econmico a
comparacin de otros dispositivos. El inversor Trifsico constar de tres semipuentes
donde cada uno de ellos dispondr de dos Mosfets; las tres semirramas se conectan
por los extremos a una fuente de corriente continua y desde los puntos medios de las
ramas se conecta a un sistema carga trifsica. Este es el circuito ms adecuado para
construir el Inversor; las seales de control de compuerta de los dispositivos de
conmutacin deben adelantarse o atrasarse 120 uno respecto del otro para as
obtener tensiones trifsicas balanceadas, que es lo que se busca.
Finalmente, segn lo dicho, se utilizar la Modulacin de Ancho de Pulso de Vector
Espacial (SVPWM) como mecanismo de control de los Mosfets (dispositivos de
conmutacin). Mediante esta modulacin se podr obtener la seal de salida senoidal
que se busca del inversor. Este mtodo logra la eliminacin de una gran cantidad de
armnicos y un mnimo de prdida de potencia debido a esta salida senoidal que se
tendr. Adems, cabe resaltar que se diseara circuitos de proteccin contra
sobrecorrientes, cortocircuitos, diferencial de corriente respecto a un diferencial de
tiempo (di/dt) y diferencial de voltaje respecto a un diferencia de tiempo (dv/dt). Al
conseguir el desarrollo de este equipo, segn los requerimientos mencionados, se
obtendr un dispositivo cuyo costo-beneficio ser alto.
18

CAPTULO 3: Planteamiento para el desarrollo del


Inversor Trifsico
3. 1 Hiptesis
3.1.1 Hiptesis Principal
Dado que, en nuestro pas, se necesita el desarrollo de inversores Trifsicos que
trabajen independientemente del tipo de carga de manera eficiente y eficaz, y adems
que puedan ser utilizados conjuntamente con fuentes de energa renovable; entonces,
el Diseo y Simulacin de un Inversor Trifsico utilizando la tcnica de Modulacin de
Ancho de Pulso de Vector Espacial se presenta como un aporte para cumplir estos
fines pues permitir una salida de tensin casi senoidal con una menor distorsin
armnica en comparacin a otras tcnicas de Modulacin de Ancho de pulso (PWM)
usadas, reducir las prdidas de conmutacin y se podr variar fcilmente la tensin y
frecuencia de la seal de salida.
3.1.2 Hiptesis Secundarias
1. La Potencia a la cual se busca que trabaje el inversor a disear, satisfar la
carga elctrica de una vivienda rural. Debe poseer bajos niveles de armnicos y
su costo de fabricacin debe ser mnimo. Estas son caractersticas que se
pretenden lograr con esta tesis.
2. La utilizacin de Mosfets de Potencia como dispositivos de conmutacin
permitir disear circuitos menos complejos manteniendo su respuesta rpida.
3. Utilizacin de tres semipuentes, con dos Mosfets por rama, para desarrollar el
Inversor reducir el nmero de componentes y ser el circuito ms adecuado
para llevar a cabo el diseo del Inversor Trifsico.
3.2 Objetivos
3.2.1 Objetivo General
Diseo y Simulacin de un Inversor Trifsico aplicando la tcnica de Modulacin de
Ancho de Pulso de Vector Espacial que sea eficiente y eficaz, de modo que entregue
una seal de salida trifsica casi senoidal de 220 Vac, a una frecuencia de 60 hertz y
una mnima distorsin armnica para una potencia de 0.5 KW.
19

3.2.2 Objetivos Especficos


1. Demostrar la limitacin de las tcnicas de modulacin de ancho de pulso para el
diseo de los Inversores Trifsicos respecto a la modulacin del Vector Espacial
para la obtencin de tensiones de salida con menor nmero de armnicos.
2. Disear los circuitos de Control y Potencia para lograr un correcto
funcionamiento del inversor trifsico y convertir la corriente continua de entrada
en corriente alterna.
3. Simulacin de la Modulacin de Ancho de Pulso de Vector Espacial (SVPWM) y
el Inversor Trifsico, utilizando Bloques de Funciones del programa Simulink,
para obtener los voltajes de fase trifsicos muy similares a una senoidal.
4. Anlisis de la respuesta en frecuencia de las seales de salida de voltaje de fase
del inversor trifsico y demostracin de su bajo contenido armnico.
5. Demostrar y comprobar que mediante el uso de un mayor nmero de vectores
intermedios, la seal de salida del inversor presenta una forma ms senoidal y
una menor distorsin armnica.
3.3 Planteamiento de la solucin
Este trabajo de Tesis busca disear y simular un Inversor Trifsico que tenga una
onda de salida de corriente alterna (CA) cuadrada con tendencia senoidal donde la
componente fundamental tenga la magnitud, frecuencia y fase deseada, obtenindose
una baja distorsin armnica, para que as sea sencillo filtrar dicha onda de salida y
obtener una seal de salida muy similar a una senoidal. Adems, se conseguir las
menores prdidas por conmutacin y una mnima prdida de potencia por parte de
este dispositivo. Tambin, se busca que el equipo se adapte bien a la respuesta
dinmica de cargas no lineales.
Para poder lograr lo anterior, segn lo investigado, se utilizar Mosfets de potencia
para el Diseo del Inversor Trifsico, en un arreglo de tres semirramas en paralelo,
conectados por los extremos a la fuente de tensin continua. Cada semirrama estar
formada por dos Mosfets, que dar un total de seis Mosfets en el arreglo. Cada Mosfet
de potencia contar con un driver y un dispositivo de proteccin contra cortocircuito,
que se disearn segn las necesidades de lo que se plantea. La activacin de los
dispositivos de conmutacin (Mosfets) se realizar mediante una seal de control
(secuencia de pulsos) proveniente de un microcontrolador que mandar su seal al
driver conectado al Mosfet, permitiendo que este se cierre o se abra (deje o no deje
20

pasar la corriente). Como seal de control se considera la modulacin de Ancho de


Pulso de Vector Espacial (SVPWM), la cual presenta una menor distorsin armnica
en la seal de salida. La Simulacin del Inversor Trifsico consistir en plasmar las
diversas partes del Diagrama de Bloques (especificado ms adelante) empleando la
modulacin SVPWM, mediante la herramienta Simulink del programa Matlab. De esta
manera, se busca obtener una salida senoidal y hacer un anlisis de esta con respecto
a las seales de entrada del sistema desde el punto de vista de las diferencias que
puedan tener, ya sea la forma, la distorsin armnica, el desfase, etc.
3.4 Diagrama de Bloques
3.4.1 Diagrama de Bloques General
A continuacin se presenta el Diagrama de Bloques General que muestra las diversas
etapas del Inversor Trisico a disear y se detalla la funcin de cada uno de ellas.

Figura 3.1 Diagrama de Bloques del Inversor Trifsico
Elaboracin propia
3.4.1.1 Fuente
Esta etapa representa las Bateras y el Circuito de adaptacin de tensin que
energizar las diversas partes del Inversor, como son el Microcontrolador, la Etapa de
separacin de las etapas de control y potencia, el Driver y el Circuito de interruptores.
Cada etapa recibir el voltaje necesario para su funcionamiento.
3.4.1.2 Microcontrolador
Este bloque representa la unidad de procesamiento. El Microcontrolador ejecutar el
algoritmo de control para la generacin de la modulacin SVPWM. Esto consiste en
que a partir de un valor de referencia, obtenido de tres seales sinusoidales, se
21

adquiera los datos y se efecte el procesamiento adecuado para generar la secuencia


de pulsos necesarios para la conmutacin de los interruptores (Dispositivos de
conmutacin). La salida de esta etapa entra al bloque de Separacin de Etapas de
Control y de Potencia.
3.4.1.3 Separacin de Etapas de Control y de Potencia
En esta etapa se encuentra el dispositivo que separa las etapas de Control y de
Potencia. La funcin del dispositivo es la de aislar elctricamente estas etapas por
medidas de seguridad. As se logra que una etapa no afecte a la otra, en caso de que
haya alguna falla elctrica.
3.4.1.4 Driver
Este bloque representa el circuito que permite la activacin y desactivacin de los
interruptores mediante la seal de control del microcontrolador (secuencia de pulsos).
Recibe como seal de entrada la secuencia de pulsos generada por el
Microcontrolador, que permitir que el Driver deje o no pasar la corriente para realizar
la conmutacin del bloque del circuito de interruptores.
3.4.1.5 Circuito de Interruptores
Esta etapa representa al arreglo de los dispositivos de conmutacin que forman al
Inversor. Mediante las diversas conmutaciones se generara la seal de salida
sinusoidal. La entrada de este bloque son las seales del Driver, que permiten la
activacin del arreglo de interruptores; y la salida es la seal sinusoidal que se aplica a
la carga trifsica.
3.4.1.6 Carga Trifsica
Este bloque representa la carga trifsica, a la cual se le entrega la tensin trifsica
sinusoidal que proviene del bloque del circuito de interruptores. Esta carga puede estar
configuracin Estrella (Y) o Delta (D).
3.4.2 Diagrama de Bloques de la Etapa de Control
A continuacin se presenta el Diagrama de Bloques de la Etapa de Control y el
respectivo nmero de entradas y salidas.
22


Figura 3.2 Diagrama de Bloques de la Etapa de Control del Inversor Trifsico
Elaboracin propia
En la figura 3.2 se puede observar que las entradas son seis seales de control
provenientes del microcontrolador (secuencia de pulsos) y las salidas tambin son seis
seales que se dirigen al Driver del Inversor. El bloque se Separacin de Etapas de
control y de potencia divide el sistema, de modo que ninguna etapa afecte a la otra
cuando suceda alguna falla.
3.4.3 Diagrama de Bloques de la Etapa de Potencia
Se presenta el Diagrama de Bloques de la Etapa de Potencia y el respectivo nmero
de entradas y salidas.

Figura 3.3 Diagrama de Bloques de la Etapa de Potencia del Inversor Trifsico
Elaboracin propia
La figura 3.3 representa la Etapa de Potencia, donde se puede observar los distintos
bloques que intervienen. El Driver enva seis seales a la etapa del Circuito de
Interruptores, y estos, segn las seales, conmutan para generar la seal de salida
senoidal trifsica que alimentar a la carga trifsica.
3.4.4 Diagrama de Bloques del Algoritmo de Control
Se muestra el Diagrama de Bloques del Algoritmo de Control para la generacin de la
modulacin de Ancho de Pulso de Vector Espacial (SVPWM).
23


Figura 3.4 Diagrama de Bloques del Algoritmo de Control
Elaboracin propia
La figura 3.4 muestra el Algoritmo de Control de la modulacin de Ancho de Pulso de
Vector Espacial (SVPWM). Este algoritmo consiste en: primero se calcula los
componentes complejos, I
u
y I
[
, del Vector de Referencia (Anexo A-13); despus se
determina el sector (m), dentro del hexgono, donde se encuentra el vector espacial.
Al determinar el sector, se sabe que vectores adyacentes se utilizaran para la
modulacin, as que se determinan los tiempo de accin de cada uno de ellos
(I
m
, I
m+1
). Al establecer los tiempos de aplicacin de los vectores adyacentes, se
puede obtener el tiempo de aplicacin del vector nulo (I
nuIo
) a partir de la diferencia
del periodo de conmutacin con los tiempos de aplicacin de los vectores adyacentes.
Finalmente, se puede generar la secuencia de pulsos de control para los dispositivos
de conmutacin, a partir de la obtencin de los valores del sector (m) y de los tiempos
de aplicacin I
m
, I
m+1
y I
nuIo
.
3.5 Seleccin de Componentes Principales en base al Diagrama de
Bloques del Inversor Trifsico
A continuacin se presenta una descripcin general de los componentes principales
que forman el inversor como la fuente, los dispositivos de conmutacin, etc. A partir de
la definicin del voltaje de entrada a utilizar y la corriente mxima con la cual se va a
trabajar, se logra determinar y seleccionar los dispositivos adecuados a emplear que
representan las diversas partes del diagrama de bloques del inversor; adems, se
describe el transformador elevador a utilizar para poder elevar el nivel de voltaje de
salida del inversor a 220 Vac, y se podr definir un circuito de proteccin contra dv/dt,
24

un elemento de disipacin de calor para el dispositivo de conmutacin y un elemento


de proteccin contra cortocircuito para el equipo.
3.5.1 Fuente
Se trata de la Fuente de alimentacin y el circuito de adaptacin de tensin que
energiza los diversos componentes del Inversor Trifsico.
3.5.1.1. Batera
Se ha decidido utilizar una batera de 12 voltios de 80 Amperios/hora para la etapa de
potencia y otra batera de 6 voltios de 4 Amperios/hora para la etapa de control. En
cuanto a la batera de 12 voltios, esta es debido a que se quiere tener una amplitud
considerable en la seal de salida trifsica y es el nivel de voltaje necesario para
asegurar la activacin de los dispositivos de conmutacin; los 80 Amperios/hora es
debido a que se busca que la batera trabaje durante un tiempo apropiado a plena
carga. Como se desea una potencia de 0.5 KW, por lo cual a plena carga se requerir
una corriente de 40 amperios (0.5 KW / 12 voltios), entonces, si tenemos una batera
de 80 amperios-hora, el inversor podr trabajar 2 horas de manera continua a plena
carga. Y la batera de 6 voltios es la encargada de energizar la etapa del
microcontrolador y de control, las cuales solo requerirn una corriente en miliamperios.
3.5.1.2 Componentes de adaptacin de Tensin
Para energizar al microcontrolador y al dispositivo de separacin de las etapas de
control y potencia, se necesitar un voltaje de 5 voltios y una corriente menor a un
amperio. Se ha considerado un batera de 6 voltios debido a que no existen en el
mercado fuentes de 5 voltios; por tal motivo se necesita adaptar el voltaje de la batera
para poder alimentar a los dispositivos que necesiten 5 voltios. Entonces, para esto, se
ha elegido el dispositivo LM7805 para obtener el voltaje deseado. A continuacin se
menciona algunas de sus caractersticas importantes:



25

Caractersticas LM7805
Mximo Voltaje de Entrada (V) 35
Voltaje de Salida (V) 4.8 5.2
Mxima Corriente de Salida (A) 2.2
Empaquetadura TO-220

Tabla 3.1 Caractersticas del LM7805
Fuente: http://www.datasheetcatalog.net/es/datasheets_pdf/L/M/7/8/LM7805.shtml
3.5.2 Microcontrolador
El microcontrolador se encargar del procesamiento (basado en el algoritmo de control
planteado anteriormente) del voltaje de referencia, utilizando la modulacin por ancho
de pulso de Vector Espacial que generar los pulsos necesarios para la conmutacin
de los Mosfets de potencia.
El control vectorial exige una gran cantidad de clculos (sobre todo cuando se necesita
una elevada precisin para lograr una salida senoidal) y un rpido procesamiento de
seales. Esto es debido a que se necesita diversas variaciones de ancho de pulso
para generar los vectores intermedios mediante la combinacin de los vectores
directores en tiempos cortos. Los sistemas analgicos no pueden brindar una
respuesta rpida de control, siendo difcil implementar un control dinmico de buena
prestacin.
Los microprocesadores DSP (Digital Signal Procesor), debido a que realizan todas sus
funciones internas en forma digital, alcanzan una velocidad muy elevada de
procesamiento, reduciendo, en consecuencia y en forma satisfactoria, el tiempo total
de respuesta; por eso es que para realizar la modulacin SVPWM es conveniente
utilizar un DSP.
Se ha decidido utilizar un microcontrolador DSP de Texas Instruments de la familia
TMS320C24x. Este DSP tiene incorporado la arquitectura Harvard con un ncleo de
16 bits de coma fija. Brindan el nivel de precisin esperado.
A continuacin se muestra la arquitectura del DSP:
26


Figura 3.5 Arquitectura del microcontrolador DSP TMS320C24x
Fuente: Vernav (2007)
El microcontrolador DSP TMS320C24x es un nico chip cuya CPU se basa en un
ncleo con una velocidad de procesamiento de 20 MIPS (20 Mega instrucciones por
segundo), con 16 bits de coma fija. Tiene incorporado los perifricos necesarios para
el control SVPWM de elevada prestacin. Este microcontrolador tiene un harward que
sumado a los softwares pertinentes, realizan todas las funciones necesarias para el
control vectorial de elevada prestacin en estado estable y dinmico (Ver Anexo A-6).
3.5.3 Dispositivo de separacin de las etapas de control y de potencia
Este dispositivo sirve para evitar el contacto directo entre las etapas de control y de
potencia por medidas de seguridad del equipo a disear. Como dispositivo de
separacin de las Etapas de Control y de Potencia se ha optado por utilizar el
optoacoplador. En estos dispositivos se combina un diodo emisor de luz infrarroja y un
fototransistor de silicio. La seal de entrada se aplica al diodo y la seal de salida se
toma del fototransistor. Los tiempos de subida y de bajada de los fototransistores son
muy pequeos; los valores tpicos de tiempo de encendido son de 2 a 5 us, y de
tiempo de apagado son de 300 ns. Estos tiempos de encendido y apagado limita las
aplicaciones en alta frecuencia [1].
Entonces, segn la necesidad de corriente y la frecuencia a la cual se trabajar se
utilizar el optoacoplador 4n35 (White package). A continuacin se menciona sus
caractersticas ms importantes:
27

Caractersticas 4n35
Mximo Voltaje de Entrada Inversor (V) 6
Mxima Corriente Pico (A) 3
Mximo Voltaje Colector-Emisor (V) 30
Mximo Voltaje Colector-Base (V) 70
Mximo Voltaje Emisor-Colector (V) 7

Tabla 3.2 Caractersticas del 4n35
Fuente: http://www.datasheetcatalog.net/es/datasheets_pdf/4/N/3/5/4N35.shtml
3.5.4 Driver
El Driver consiste en un arreglo de resistencias y un transistor. Recibe la seal del
optoacoplador a travs del transistor BJT, y si este se satura o no, deja pasar la
corriente para poder efectuar la conmutacin del dispositivo interruptor (Mosfet de
potencia).
Cada Interruptor (Mosfet de potencia) posee su Driver. Las corrientes y voltajes que se
manejan en el Driver son de los miliamperios, as que el transistor BJT que se ha
elegido es el BD233, debido a su capacidad de respuesta y a su fcil manejo. Ms
adelante se demuestra la validez de la eleccin de este componente. A continuacin
se da algunas caractersticas de este componente:
Caractersticas BD233
Mximo Voltaje Colector-Base (V) 45
Mximo Voltaje Colector-Emisor (V) 45
Mximo Voltaje Emisor-Base (V) 5
Mxima Corriente Colector (A) 2
Empaquetadura TO-126

Tabla 3.3 Caractersticas del BD233
Fuente: http://www.audioattic.de/datasheets/BD235.pdf
3.5.5 Dispositivo de Conmutacin
El Dispositivo de Conmutacin representa el componente ms importante del inversor
trifsico, pues mediante las diversas conmutaciones de un arreglo de varios
dispositivos se genera la seal de salida senoidal. La funcin del Dispositivo de
Conmutacin es de saturacin o corte, es decir, deja o no deja pasar la corriente. El
28

circuito de excitacin del Dispositivo es el Driver, el cual se encarga de la excitacin de


la compuerta del Dispositivo para que este se cierre o se abra.
Como Dispositivo de Conmutacin se ha considerado el Mosfet de potencia. Existen
dos tipos de Mosfet: de canal n y canal p; ambos se polarizan diferente. Las
caractersticas principales de los Mosfets de potencia son:
Alta impedancia de entrada
Controlado por voltaje.
Usado hasta medianas potencias
Alta frecuencia de conmutacin (100khz)
Alto soporte de dV/dt
Mediano soporte de di/dt
Fcil control
Significativas capacidades parsitas
Mediana capacidad de corriente (1200A)
Mediana capacidad de voltaje de bloqueo
Precio econmico
Sensible a la electricidad esttica
Como se est diseando un Inversor Trifsico de 0.5 Kw, alimentado por una fuente
de 12 voltios, la corriente que debe soportar el dispositivo de conmutacin debe ser de
40 amperios a mas (0.5kW/12V). Adems el dispositivo debe ser de respuesta rpida y
debe trabajar a altas frecuencias de conmutacin (para la modulacin SVPWM). Por
otro lado, como se est diseando un inversor de tres semirramas (cada una de las
cuales tendrn dos Mosfets, es decir, el Inversor Trifsico tendr 6 Mosfets de
potencia en total), se usarn Mosfets tipo P para los dispositivos de conmutacin
superiores y Mosfet tipo N para los inferiores (para que la tierra de los
semiconductores sea comn). Por todos estos criterios mencionados, se utilizar los
Mosfet IRF4905PbF como dispositivo de conmutacin superior y los Mosfet IRFZ48N
como dispositivo inferior. Cabe mencionar que ms adelante se demuestra la validez
de esta seleccin. A continuacin se menciona las caractersticas ms importantes de
estos Mosfets:


29

Caractersticas IRF4905PbF IRFZ48N


Mxima Corriente Drenador (A) -74 64
Mximo Voltaje Compuerta-Fuente (V) +/- 20 +/- 20
Mxima Corriente de Avalancha (A) -38 32
dV/dt (V/ns) -5.0 5.0
Disipacin de Potencia (W) 200 130
Empaquetadura TO-220AB TO-220AB

Tabla 3.4 Caractersticas del IRF4905PbF y IRFZ48N
Fuentes: http://www.irf.com/product-info/datasheets/data/irf4905.pdf y http://www.irf.com/product-
info/datasheets/data/irfz48n.pdf
3.5.6 Transformador elevador
Como se dijo anteriormente, al emplear la modulacin SVPWM, la amplitud mxima
de la seal de salida de voltaje del inversor trifsico es de 6.93 Vac (Vdc/S, siendo
Vdc=12 voltios), aproximadamente 7 Vac. El voltaje RMS de dicha salida de voltaje es
de 4.9 Vac, aproximadamente 5 Vac. Por lo cual, para tener una seal de salida de
voltaje de 220 Vac, se necesita conectar un transformador a la salida del inversor para
poder elevar su nivel de voltaje. Dicho transformador elevador debe ser de 5/220 Vac
para una potencia de 750 watts, ya que el inversor es de 0.5K watts. A continuacin de
muestra una tabla con las caractersticas del Transformador elevador que se necesita
fabricar:
Caractersticas Transformador Elevador
Voltaje de Entrada 5 Vac
Voltaje de Salida 220 Vac
Nivel de Potencia 750 watts
Frecuencia 60 hertz
Nivel de Tensin Baja

Tabla 3.5 Caractersticas del Transformador Elevador
Elaboracin propia
3.5.7 Proteccin de los dispositivos de conmutacin
Las cargas inductivas generan condiciones de trabajo bastante desfavorables para los
dispositivos de conmutacin, ocasionando cambios bruscos de corriente o tensin en
un tiempo determinado, perjudicando as al semiconductor. Para ello se plantea el
30

desarrollo de circuitos de proteccin de los semiconductores contra dv/dt y di/dt. Esta


proteccin, ms conocida como red snubber, se puede considerar como un conjunto
de componentes (pasivos y/o activos) que se incorporan a un circuito de potencia,
para la proteccin de dispositivos de conmutacin contra las transiciones de encendido
y de apagado, asegurando un rgimen de trabajo seguro.
La funcin principal que desarrollan los circuitos snubber es absorber la energa
procedente de los elementos reactivos del circuito durante el proceso de conmutacin
controlando parmetros tales como la evolucin de la tensin o corriente en el
interruptor, o bien limitando los valores mximos de tensin que ha de soportar. Se
incrementa de esta forma la fiabilidad de los semiconductores al reducirse la
degradacin que sufren debido a los aumentos de potencia disipada y de la
temperatura de la unin. Aunque existen distintos tipos de circuitos, en el diseo
solamente utilizaremos el Snubber de Tensin RCD, el cual es un tipo de circuito que
encuentra un amplio campo de aplicacin en la proteccin de interruptores, como es el
caso de los transistores bipolares BJT e IGBTS. Se distinguen tres utilidades en los
circuitos RCD (resistencia, condensador y diodo):
Limitan el pico mximo de tensin aplicado al interruptor durante el transitorio
que aparece en el proceso de apagado.
Control de la pendiente de subida de la tensin (dv/dt) en el interruptor durante
el proceso de apagado.
Enclavamiento de la tensin en el interruptor.
En la Figura 3.6 se observa el esquema de la red snubber a implementar, teniendo
una carga inductiva R-L:

Figura 3.6 Snubber de proteccin.
Elaboracin propia
31

El condensador Cs asegura un nivel mnimo de voltaje en el dispositivo hasta que la


corriente sea cero, garantizando con esto reducir las prdidas de potencia en la
conmutacin; la resistencia Rs limita el pico de corriente de descarga del capacitor a
travs del transistor a un valor seguro; y el diodo Ds, puesto en paralelo a la
resistencia, permitir la carga del condensador de una manera rpida cuando el
transistor este en corte. Cabe resaltar que el mosfet presenta un diodo interno que lo
protege contra altos picos de voltajes.
Por otro lado, la capacidad de manejar los altos picos de corriente del Mosfet, el hecho
que la velocidad de conmutacin puede ser fcilmente controlada mediante el control
de corriente en el Gate y el nivel bajo de perdidas por conmutacin que presenta el
Mosfet; elimina la necesidad de un snubber para el control de la di/dt durante el
proceso de encendido del semiconductor.
A partir de lo mencionado, se define las ecuaciones para el clculo de los elementos
del snubber para el apagado del dispositivo de conmutacin (segn [1], [26] y [27]):
Primero, definimos el Capacitor snubber Cs:
C
s

I
L
- t
]
2 - I
dc

Donde,
C
s
= Capacitor que limita la dv/dt durante el proceso de apagado del dispositivo
de conmutacin.
I
L
= Corriente en la carga.
I
dc
= Voltaje de Corriente Continua del dispositivo de conmutacin.
t
]
= Tiempo de cada del transistor segn hoja de datos.
Cabe mencionar que el tiempo de cada del transistor (t
]
) obedece a la figura 3.7:
Ec.3.1
32

Figura 3.7 Formas de onda de conmutacin para el interruptor de la figura 3.6
Fuente: Rashid (2004)
Segundo, se define la Resistencia snubber Rs, la cual presenta dos lmites:
- Resistencia mnima:
R
smn

I

I
M
- I
L

- Resistencia mxima:
R
smux
<
I
0N(mn)
S - C
s

Donde,
R
smn
= Valor mnimo de la resistencia Rs, la cual ayuda a limitar la dv/dt durante el
proceso de apagado del dispositivo de conmutacin.
R
smux
= Valor mximo de la resistencia Rs, la cual ayuda a limitar la dv/dt durante
el proceso de apagado del dispositivo de conmutacin.
I
0N(mn)
= Tiempo mnimo en el cual el transistor se encuentra en estado encendido
(saturado).
Ec.3.2
Ec.3.3
33

= Voltaje mximo que soporta el dispositivo de conmutacin segn hoja de


datos del fabricante.
I
M
= Corriente mxima que soporta el dispositivo de conmutacin segn hoja de
datos del fabricante.
I
L
= Corriente en la carga.
Tercero, el diodo snubber Ds se selecciona segn el nivel de corriente y voltaje
nominal que se maneja en el transistor segn la carga.
Por ltimo, se define la ecuacin para obtener la disipacin de potencia de la
resistencia Rs debido al circuito de proteccin contra dv/dt para el dispositivo de
conmutacin:
P
Rs
= u.S - C
s
- I
2

-
s

Donde,
C
s
= Capacitor que limita la dv/dt durante el proceso de apagado del dispositivo
de conmutacin.
I

2
= Voltaje mximo al cuadrado que soporta el dispositivo de conmutacin
segn hoja de datos del fabricante.

s
= Frecuencia de conmutacin del dispositivo de conmutacin.
3.5.8 Disipador
Para la disipacin de calor de los semiconductores se ha decidido utilizar un disipador
comn. Este accesorio es utilizado siempre y cuando el dispositivo semiconductor no
pueda manejar la potencia que consume, entonces necesita de un disipador que le
permita evacuar todo el calor y as evitar la destruccin.
Como mencione, se emplea un disipador comn para los seis Mosfets de potencia,
separados elctricamente por una mica de proteccin (aislante elctrico), de tal forma
que no haya conduccin elctrica (continuidad) entre los drenadores de los Mosfets
(cabeza de metal) y el disipador, evitando as que los drenadores de cada mosfet se
unan elctricamente. Las tuercas que unen los mosfets con el Drenador utilizaran un
Ec.3.4
34

recubrimiento (especie de tuercas de material aislante) para tambin aislar la


conduccin elctrica del drenador con el disipador.
A continuacin se calcula la resistencia trmica del disipador:
R
du
=
(1
]
-1
c
)
w
- R
]c
-R
cd

Siendo
R
du
= Resistencia trmica del disipador (lo que se busca hallar)
I
]
= Temperatura mxima de funcionamiento (175C para los dos tipos de
Mosfets)
I
u
= Temperatura ambiente (40C, pues el mosfet estar en un lugar cerrado)
w = Potencia total mxima disipada (hoja de datos: 200W)
R
]c
= Resistencia trmica unin-cpsula (hoja de datos: para el IRFZ48N es
1.15 C/W y para el IRF4905PbF es 0.75C/W)
R
cd
= Resistencia trmica cpsula-disipador. Depende del aislamiento entre
estos dos (Para el IRFZ48N y el IRF4905PbF es 1.2 C/W)
Primero se calcula la resistencia trmica total (R
]c
+ R
cd
) de los seis mosfets ya que se
utilizara un disipador comn para ahorrar espacio y costos. Las resistencias trmicas
se encuentran en paralelo, entonces se calcula como si se trabajara con resistencias
para corriente en paralelo. Por lo cual el valor de la resistencia trmica total es
0.355C/W. A continuacin se obtiene la resistencia trmica del disipador:
R
du
=
17SC -4uC
2uu
-u,SSS
C
w
= u,S9S
C
w

Por lo tanto, tenemos que para una R
du
= 0.395 C/W y una potencia de 200 W, segn
la tabla del disipador P39 marca Semikron (Anexo A-8), la longitud del disipador a
emplear debe ser de 90mm. Tomar en cuenta que el ancho es constante y vale
300mm.
3.5.9 Fusible
Para la proteccin contra cortocircuito se va a utilizar un fusible de accionamiento
rpido y su respectivo portafusible. Como se va a trabajar a una corriente mxima de
40 amperios a 12 voltios y segn el criterio de seleccin de fusibles para cortocircuito,
Ec.3.5
35

el cual consiste en elegir un fusible para una corriente igual a 1.6 veces la corriente
nominal, se selecciona un fusible de 63 amperios (1.6 x 40A) y 80 voltios que puede
brindar la seguridad adecuada cuando ocurra alguna falla elctrica y se produzca un
cortocircuito. Si sucediera esto, el fusible se abrira (se rompe la lnea de conduccin),
no dejando pasar la corriente. A continuacin se proporciona algunos datos
importantes sobre este componente:
Caractersticas Fusible
Fabricante Littlefuse / Wickmann Brand
Empaquetadura 50 (Standard)
Categora Circuito de Proteccin
Tipo de Fusible Accionamiento rpido
Voltaje (VDC) 80
Corriente (A) 63
Descripcin Fusible de Banda 63A 80V Housing 11MM

Tabla 3.6 Caractersticas del Fusible
Fuente:http://www.digikey.com/








36

CAPTULO 4: Diseo y Simulacin del Inversor


Trifsico empleando la Tcnica de
Modulacin de Ancho de Pulso de
Vector Espacial
4.1 Consideraciones Preliminares
El diseo esquemtico de los circuitos del inversor es desarrollado en el Programa
Eagle. Para el diseo del inversor, se ha enfocado en los Drivers correspondientes y el
arreglo de dispositivos de potencia que forman el equipo, es decir, todo lo referente al
hardware del inversor. Cuyos valores se justifican con los clculos correspondientes.
El Inversor Trifsico manejar una corriente mxima de 40 amperios, por lo cual se
recomienda que las semirramas que unen los dispositivos de conmutacin con la
fuente de alimentacin (batera) y la carga trifsica sean unidas, por seguridad, a
travs de cables que soporten 50 amperios, ya que unir los dispositivos de
conmutacin mediante pistas de un circuito impreso sera peligroso debido a la gran
cantidad de corriente.
Respecto a la simulacin, esta se ha desarrollado en el programa Simulink de Matlab.
La simulacin se ha orientado en comprobar los beneficios de la modulacin de ancho
de pulso de Vector Espacial; demostrando la similitud de la seal de salida con una
senoidal, adems de analizar su distorsin armnica. La simulacin realizada, es en
base a la teora expuesta anteriormente, usando las ideas y ecuaciones que explican
cmo se realizar una modulacin del Vector Espacial.
4.2 Comparacin de tcnicas de modulacin PWM sinusoidal, de tercera
armnica y SVPWM
Para crear las formas de onda de corriente alterna, de frecuencia variable y voltaje
variable, se puede usar cualquier esquema de modulacin. Tenemos la modulacin de
ancho de pulso sinusoidal (SPWM) que compara la portadora triangular de alta
frecuencia con tres seales sinusoidales de referencia, llamadas seales
moduladoras, para generar las seales de compuerta de los Mosfets del inversor. Esta
es bsicamente una tcnica de dominio analgico y se suele usar en conversin de
37

potencia, con implementacin tanto analgica como digital. A causa de la cancelacin


de los componentes de tercera armnica y la mejor utilizacin de la alimentacin de
corriente continua, se prefiere la PWM con tercera armnica en aplicaciones trifsicas.
En contraste con las tcnicas de PWM sinusoidal y de tercera armnica, el mtodo de
Vector Espacial no considera cada uno de los tres voltajes de entrada como
identidades separadas. Los tres voltajes se toman en cuenta en forma simultnea en
un marco de referencia bidimensional y el vector de referencia se procesa como una
sola unidad. La modulacin de ancho de pulso de Vector Espacial tiene las ventajas de
menos armnicos y mayor ndice de modulacin, adems de la posibilidad de
implementacin digital completa mediante un microprocesador. Por la flexibilidad de su
manipulacin, la SVPWM tiene cada vez mayores aplicaciones en los convertidores de
potencia y en la excitacin de motores.
4.3 Diseo Esquemtico de Circuitos
A continuacin se muestra los circuitos que se han diseado para el Inversor Trifsico.
Tanto el arreglo de dispositivos de conmutacin, los Drivers para cada dispositivo y el
circuito completo del inversor trifsico.
4.3.1 Circuito Esquemtico del arreglo de Interruptores
En la figura 4.1 se muestra el diagrama esquemtico del arreglo de los dispositivos de
conmutacin.

Figura 4.1 Arreglo de Interruptores
Elaboracin propia
Como se observa en la figura 4.1, la batera de 12 voltios est conectada en serie con
el fusible de proteccin de 50 Amperios por medidas de seguridad, en caso ocurra un
cortocircuito. Adems, se tiene un arreglo de 6 Mosfets de potencia mediante tres
semirramas, siendo Mosfet tipo P los dispositivos superiores (IRF4905) y Mosfet tipo N
38

los componentes inferiores (IRFZ48N). La batera de 12 voltios se encuentra unida a


los extremos de las semirramas, brindando la energa (corriente) necesaria para
generar la seal de salida trifsica cuando los Mosfets conmuten segn la seal de
control. La salida de la seal trifsica es obtenida de los puntos medios de las
semirramas. La corriente mxima que puede entregar el inversor es de 40 amperios
para una potencia de 0.5 kw.
4.3.2 Circuito Esquemtico del Driver
En la figura 4.2 se muestra los dos tipos de drivers para cada tipo de Mosfet. El primer
Driver es para el Mosfet IRFZ48N, tipo N. El segundo Driver es para el Mosfet
IRF4905, tipo P.

Figura 4.2 Circuito Esquemtico de los dos tipos de Drivers
Primero: Driver para el Mosfet IRFZ48N / Segundo: Driver para el Mosfet IRF4905
Elaboracin propia
Cabe mencionar que los dos tipos de drivers presentados son drivers tpicos de
activacin de dispositivos de conmutacin como los mosfets. Por otro lado, se tiene
experiencia utilizando dichos circuitos de activacin, por lo cual son propuestos para el
diseo del inversor. A continuacin se muestra los clculos hechos para disear los
dos tipos de drivers.

39

4.3.2.1 Diseo del Driver para el Mosfet IRFZ48N


El diseo del driver que trabaja con el mosfet IRFZ48N se basa en el clculo de las 5
resistencias y del circuito de proteccin contra dv/dt del primer circuito de la figura 4.2
en base a los voltajes y corrientes con las que se trabaja. El clculo de las resistencias
se realiza a travs del planteamiento de 4 ecuaciones y el clculo del circuito de
proteccin mediante las ecuaciones Ec.3.1, Ec.3.2, Ec.3.3 y Ec.3.4, anteriormente
expuestas.
Seleccin de la Resistencia R8:
Basndose en el circuito esquemtico del driver, se plantea la ecuacin 4.1 que
involucra la fuente de 5 voltios (IJc), la resistencia R8 (I
R8
), el transistor 2N3904
(I
1CL
) y la entrada del optoacoplador (I
P
) como muestra la figura 4.3 resaltado en color
rojo:

Figura 4.3 Driver para el Mosfet IRFZ48N para calcular la resistencia R8


Elaboracin propia
Entonces, se define la ecuacin 4.1:
IJc = R8 - I
P
+ I
P
+ I
1CL
Ec.4.1
Para el diseo de esta rama marcada de rojo se considera que la corriente que circula
es la corriente determinada por el optoacoplador, ya que segn la corriente que se
desea que circule por la entrada de este dispositivo, se determinar el voltaje en los
puntos de salida del mismo (segn hoja de datos), el cual servir para el diseo de la
resistencia R6.
Luego, considerando los siguientes valores segn como aparecen en la ecuacin
Ec.4.1:
40

IJc = S :oltios Fuente de alimentacin


I
P
= 1umA Corriente del optoacoplador 4N35 que circula por la lnea
marcada de rojo en la figura 4.3; el valor es obtenido de la hoja
de datos. Se considera dicho valor de corriente pues se desea
que el voltaje de salida del optoacoplador (I
CL
) este saturado y
con un valor de 2 voltios (Anexo A-15) que ms adelante se
explicar y utilizar. Adems, esta corriente se convierte en la
corriente de colector del transistor 2N3904.
I
P
= 1.18 :oltios Voltaje del diodo interno del optoacoplador, puntos 1 y 2. Dicho
valor es obtenido de la hoja de datos del 4N35 en base a la
corriente I
P
(Anexo A-15).
I
1CL
= u.uS :oltios El voltaje colector emisor del transistor 2N3904. El valor es
obtenido de las grficas de las hojas de datos del transistor en
base a la corriente de colector, que en este caso corresponde a
la corriente I
P
(Anexo A-15).
Entonces, reemplazando los valores en la ecuacin 4.1 tenemos:
S: = R8 - 1umA +1.18: + u.uS:
R8 = S77 obmios
El valor obtenido para la resistencia R8 no es muy comn, debido a ello, se elige un
valor comercial para dicha resistencia. El que se elige es 390 ohmios.
Finalmente, se calcula la potencia mnima que debe soportar la resistencia R8,
Potcncio = Corricntc
2
- Rcsistcncio
Entonces,
Potcncio = (1umA)
2
- S9uobm
Potcncio = S9mwotts
Segn este resultado se podr utilizar una resistencia cermica de de watt, es decir,
de 250mWatts.
41

Seleccin de la Resistencia R10


De la misma forma, basndose en el circuito esquemtico del driver, se plantea la
ecuacin 4.2 que involucra la salida de la seal del microcontrolador (IJc), la
resistencia R10 (I
R10
), el transistor 2N3904 (I
1BL
) y la entrada del optoacoplador (I
P
)
como muestra la figura 4.4 resaltado en color rojo:

Figura 4.4 Driver para el Mosfet IRFZ48N para calcular la resistencia R10
Elaboracin propia
Se define la ecuacin 4.2:
IJc = I
1B
- R1u +I
1BL
+ I
P
Ec.4.2
Considerando los siguientes valores segn como aparecen en la ecuacin Ec.4.2
IJc = S :oltios La seal de salida del microcontrolador. Este enva pulsos de 0
a 5 voltios a la entrada el driver.
I
1B
= 1mA Corriente base emisor del transistor 2N3904, el valor es
obtenido de la hoja de datos. Se considera este valor de
corriente pues se quiere trabajar en la regin de saturacin del
transistor. Cabe mencionar que se cumple la relacin de
saturacin entre la corriente de colector y la corriente de base
del transistor (I
c
= I
B
- [
SA1
, siendo [
SA1
de diseo igual a 10).
Reemplazando por los valores tenemos: 1umA = 1mA - 1u
(Anexo A-15).
I
1BL
= u.7 :oltios El voltaje de base emisor del transistor 2N3904. El valor es
obtenido de las grficas de la hoja de datos (Anexo A-15),
42

segn la corriente de colector usada (10mA). Considerar que el


transistor est trabajando en la regin de saturacin.
I
P
= 1.18 :oltios Voltaje del diodo interno del optoacoplador, puntos 1 y 2. Dicho
valor es obtenido de la hoja de datos del 4N35 en base a la
corriente I
P
(Anexo A-15).
Entonces, reemplazando los valores en la ecuacin 4.2 tenemos:
S: = 1mA - R1u +u.7: +1.18:
R1u = S.12K obmios
El valor de la resistencia R10 es de 3.12K ohm. Dicho valor de resistencia no es
comn, por lo cual se prefiere un valor ms comercial. Por lo tanto, elegimos el valor
de 3K ohmios para la resistencia R10
Por ltimo, se calcula la potencia mnima que debe soportar la resistencia R10,
Potcncio = Corricntc
2
- Rcsistcncio
Entonces,
Potcncio = (1mA)
2
- S Kobm
Potcncio = S m wott
Al calcular la potencia que va a consumir la resistencia R10, concluimos que se
empleara una resistencia cermica de 1/4 de watt, es decir, de 250mW.
Seleccin de la Resistencia R6:
Se plantea la ecuacin 4.3 que involucra la fuente de 12 voltios (IJc), la salida del
optoacoplador (I
CL
), la resistencia R6 (I
R6
) y el transistor BD233 (I
3BL
) como muestra
la figura 4.5 resaltado en color rojo:
43

Figura 4.5 Driver para el Mosfet IRFZ48N para calcular la resistencia R6


Elaboracin propia
Se define la ecuacin 4.3:
IJc - I
3BL
= I
R6
+I
CL
Ec.4.3
Considerando los siguientes valores segn como aparecen en la ecuacin Ec.4.3:
IJc = 12 :oltios Fuente de alimentacin
I
3BL
= u.7 :oltios Voltaje base emisor del transistor BD233, el valor es obtenido
de la hoja de datos (Anexo A-15).
I
R6
= R6 - I
C
Siendo I
C
la corriente que circula por la lnea marcada de rojo en
la figura 4.5. Corresponde a la corriente de Colector del
transistor interno de salida del optoacoplador
I
C
= 1umA La corriente a considerar segn hoja de datos del optoacoplador
4N35 (Anexo A-15). Adems, es la corriente de base necesaria
para saturar al transistor BD233 segn el diseo llevado a cabo.
I
CL
= 2 :oltios El voltaje de salida de los puntos 5 y 4 del optoacoplador 4N35
tomando en cuenta el valor de la corriente I
C
y la corriente I
P
de
entrada del optoacoplador, segn la hoja de datos (Anexo A-15).
Entonces, reemplazando los valores en la ecuacin 4.3 tenemos:
12: -u.7: = 2: + R6 - 1umA
R6 = 9Su obmios
44

Como se puede observar en el resultado de la ecuacin 4.3, el valor de la resistencia


R6 es 930 ohmios. Dicho valor de ohmiaje no es muy comn, por lo cual se elige un
valor comercial para dicha resistencia. De esta manera, elegimos el valor de 1k ohmio
para la resistencia R6.
Finalmente, se calcula la potencia mnima que debe soportar la resistencia R6,
Potcncio = Corricntc
2
- Rcsistcncio
Entonces,
Potcncio = (1umA)
2
- 1Kobm
Potcncio = 1uumwotts
Por lo cual se podr utilizar una resistencia cermica de de watt, es decir, de
250mWatts.
Seleccin de la Resistencia R2:
Basndose en el circuito esquemtico del driver, se plantea la ecuacin 4.4 que
involucra la fuente de 12 voltios (IJc), la resistencia R2 (I
R2
) y el transistor BD233
(I
3CL
) como muestra la figura 4.6 resaltado en color rojo:

Figura 4.6 Driver para el Mosfet IRFZ48N para calcular la resistencia R2


Elaboracin propia
Se define la ecuacin 4.4:
IJc = I
3C
- R2 +I
3CL
Ec.4.4
Considerando los siguientes valores segn como aparecen en la ecuacin Ec.4.4:
45

IJc = 12 :oltios Fuente de alimentacin


I
3C
= 1uumA Corriente de colector del transistor BD233; el valor es obtenido
de la hoja de datos. Se considera este valor de corriente pues se
quiere trabajar en la regin de saturacin del transistor. Cabe
mencionar que se cumple la relacin de saturacin entre la
corriente de colector y la corriente de base del transistor
(I
c
= I
B
- [
SA1
, siendo [
SA1
de diseo igual a 10,). Reemplazando
por los valores tenemos: 1uumA = 1umA - 1u.
I
3CL
= u.uS :oltios El voltaje de colector emisor del transistor BD233. El valor es
obtenido de las grficas de la hoja de datos segn la corriente de
colector (Anexo A-15).
Entonces, reemplazando los valores en la ecuacin 4.4 tenemos:
12: = 1uumA - R2 + u.uS:
R2 = 119.S obmios
La ecuacin 4.4 permite obtener el valor de la resistencia R2, el cual es 119.5 ohmios.
Dicho valor de ohmiaje no es comn, por lo cual se elige un valor ms comercial para
dicha resistencia. Por lo tanto, elegimos el valor de 120 ohmios para la resistencia R2.
Por ltimo, se calcula la potencia mnima que debe soportar la resistencia R2,
Potcncio = Corricntc
2
- Rcsistcncio
Entonces,
Potcncio = (1uumA)
2
- 12uobm
Potcncio = 1.2 wott
Al calcular la potencia que va a consumir la resistencia R2, concluimos que se
empleara una resistencia cermica de 5 de watts para prevenir.
Seleccin de la Resistencia R4
La resistencia R4 sirve para asegurar el estado de corte del transistor BD233 debido a
los voltajes parsitos que surgen cuando el transistor se encuentra en dicho estado.
46

Para lograr esto, se necesita de un valor alto de ohmiaje; por lo cual, el valor que se
elige para la resistencia R4 es de 10K ohmios. Adems, como el valor de ohmiaje
dado es muy elevado, por la resistencia R4 no circular corriente cuando el transistor
BD233 se encuentre en estado de saturacin. Por tal motivo el consumo de potencia
ser muy bajo. Esto se puede comprobar con la siguiente ecuacin:
Potcncio = Iolto]c
2
Rcsistcncio
Como la resistencia R4 est en paralelo con las uniones base emisor del transistor
BD233, la diferencia de potencial que presenta esta resistencia es de 0.7 voltios
cuando el transistor est saturado; y cuando el transistor esta en corte, la resistencia
no presenta un voltaje. Entonces, segn lo mencionado calculamos la potencia de la
resistencia:
Potcncio =
(u.7 :oltios)
2
1uK obm

Potcncio = 49u wotts
Como se puede observar en el resultado anterior, la potencia de la resistencia R4 es
de 49u Watts, por lo cual se empleara una resistencia de de watt para representarla.
Circuito de proteccin contra dv/dt
Segn las ecuaciones Ec.3.1, Ec.3.2, Ec.3.3 y Ec.3.4 planteadas en el captulo 3, se
logra obtener el valor de los componentes C1 (Cs), R11 (Rs) y D1 (Ds) resaltados en
rojo en la figura 4.7:

Figura 4.7 Driver para el Mosfet IRFZ48N para calcular el circuito de proteccin contra dv/dt
Elaboracin propia
Segn la ecuacin Ec.3.1 se obtiene el capacitor snubber C1 (Cs):
47

C
s

I
L
-t
]
2-v
dc

Reemplazando por los valores adecuados,
I
L
= 6 ompcrios Corriente en la carga. Se considera 6 amperios debido a que es
la corriente promedio de consumo de una casa rural.
I
dc
= 12 :oltios Voltaje de Corriente Continua de la batera.
t
]
= Sun scgunJos Tiempo de cada del Mosfet IRFZ48N de la hoja de datos del
fabricante (Anexo A-15).
Se tiene,
C1
6A - Suns
2 - 12:

C1 12,Sn ForoJios
Entonces el capacitor snubber C1 tiene que ser mayor o igual a 12.5nF. A partir de
esto, se elige el valor de 0.1uF de 50 voltios para el capacitor snubber C1 (C1=0.1uF),
ya que dicho valor cumple con las expectativas de proteccin (mostradas ms
adelante en la simulacin de los drivers y en el Anexo A-12).
A partir de la ecuacin Ec.3.2 y Ec.3.3 se obtiene los lmites de la resistencia snubber
R11 (Rs):
Resistencia mnima de Rs:
R
smn

v
D
I
M
-I
L

Resistencia mxima de Rs:
R
smux
<
1
ON(min)
3-C
s

Reemplazando por los valores correctos,
I
0N(mn)
= 22.Sus Tiempo mnimo de 22.5u segundos en el cual el Mosfet IRFZ48N
se encuentra en estado encendido (saturado). Dicho tiempo se
Ec.3.1
Ec.3.2
Ec.3.3
48

Ec.3.4
calcula mediante la ecuacin Ec.2.1 para obtener los tiempos de
aplicacin de los vectores espaciales intermedios (Anexo A-3 y
A-11).
I

= SS :oltios Voltaje mximo que soporta el Mosfet IRFZ48N en sus bornes


Drain y Source (I
S
) segn hoja de datos del fabricante (Anexo
A-15).
I
M
= 64 ompcrios Corriente de Drain (I

) mxima que soporta el Mosfet IRFZ48N


segn hoja de datos del fabricante (Anexo A-15).
I
L
= 6 ompcrios Corriente en la carga. Se considera 6 amperios debido a que es
la corriente promedio de consumo de una casa rural.
C
s
= C1 = u.1uF Valor obtenido del capacitor snubber que limita la dv/dt durante
el proceso de apagado del dispositivo de conmutacin.
Se tiene,
R
smn

SS:
64A - 6A

R
smn
u.9S obmios
R
smux
<
22.Sus
S - u.1uF

R
smux
< 7S obmios
Por lo tanto, la resistencia snubber R11 debe estar entre u.9S R11 < 7S. A partir
de ello, se elige el valor de 50 ohmios para la resistencia snubber (R11=50 ohmios),
debido a que dicho valor de ohmiaje cumple con las expectativas de proteccin contra
dv/dt para el mosfet IRFZ48N, lo cual se demuestra ms adelante. Luego, se calcula la
potencia disipada por la resistencia R11 debido al circuito de proteccin snubber
utilizando la ecuacin Ec.3.4:
P
Rs
= u.S - C
s
- I

2
-
s

Reemplazando por los valores adecuados,
C
s
= C1 = u.1uF Valor obtenido del capacitor snubber que limita la dv/dt durante
el proceso de apagado del dispositivo de conmutacin.
49

2
= Su2S :oltios Voltaje mximo al cuadrado que soporta el Mosfet IRFZ48N en
sus bornes Drain y Source (I
S
) segn hoja de datos del
fabricante (Anexo A-15).

s
= Suuu bcrtz Frecuencia de conmutacin con la que trabaja el Mosfet
IRFZ48N
Entonces se tiene,
P
Rs
= u.S - u.1uF - SS
2
- SuuuEz
P
Rs
= u.7S wotts
Por lo cual se concluye que la resistencia snubber R11 debe ser de 50 ohmios y de 1
watt de potencia.
Finalmente, el diodo snubber D1 (Ds) debe tener, por seguridad, una capacidad
mnima de 20 voltios y 40 amperios para poder cargar el capacitor snubber cuando el
transistor se encuentre en corte. Esto es debido a que la batera de 12 voltios de
corriente continua utilizada puede entregar hasta una corriente de 40 amperios. Por tal
motivo, se elige como diodo snubber D1 (segn los componentes existentes en el
mercado) un diodo schottky de 250V y 40A (Anexo A-15).
4.3.2.2 Diseo del Driver para el Mosfet IRF4905P
El diseo del driver que trabaja con el mosfet IRF4905P se baso en el diseo del driver
anterior; por lo cual, como se observa en la figura 4.2, los dos drivers tienen la misma
estructura, los mismos valores de resistencias, transistores y optoacoplador. Por ello
es que estos drivers manejan los mismos valores de voltaje y de corriente. Las nicas
diferencias entre ellos dos son: Primero, la posicin del mosfet a activar, ya que
mientras que el driver para el mosfet IRFZ48N (tipo N) presenta el mosfet en los
extremos del transistor BD233, el driver para el mosfet IRF4905 (tipo P) presenta el
mosfet en los extremos de la resistencia de 120 ohm (ver la figura 4.2); segundo, los
valores de los componentes que forman el circuito de proteccin contra dv/dt difieren,
pues los dos tipos de mosfet presentan diferentes caractersticas segn hoja de datos
del fabricante. Dicho esto, ya no es necesario realizar los clculos para el diseo de
las resistencias que se utilizan para activar o desactivar el mosfet en este driver, ya
que son los mismos que se desarrollaron para el driver anterior; pero si se necesita
50

calcular el valor de los componentes del snubber de proteccin contra dv/dt (C2, R12 y
D2).
Entonces, segn lo mencionado, se puede definir los valores de las resistencias del
driver, los cuales son:
R9 = R1u = Sk obm Potencia = 3m Watts, entonces se utiliza una resistencia
cermica de de watt.
R7 = R8 = S9u obm Potencia = 39m Watts, entonces se utiliza una resistencia
cermica de de watt.
RS = R6 = 1k obm Potencia = 100m Watts, entonces se utiliza una resistencia
cermica de de watt.
R1 = R2 = 12u obm Potencia =1.2 Watts, entonces se utiliza una resistencia
cermica de 5 watts.
RS = R4 = 1uK obm Potencia=49u Watts, entonces se utiliza una resistencia
cermica de de watt.
A continuacin se define los componentes snubber del driver para el Mosfet IRF4905P
utilizando las ecuaciones Ec.3.1, Ec.3.2, Ec.3.3 y Ec.3.4:
Seleccin del Capacitor snubber C2
Considerando el valor t
]
= 96n segundos (tiempo de cada), segn hoja de datos del
fabricante del Mosfet IRF4905P (Anexo A-15), se tiene:
C2
6A - 96ns
2 - 24:

C2 24n ForoJios
C2 = SunF
Se elige el valor de 50nF de 50 voltios para el capacitor snubber C2, ya que cumple
con las expectativas del circuito de proteccin contra dv/dt para el Mosfet IRF4905P.

51

Seleccin de la Resistencia snubber R12


Considerando el valor de I
M
igual a 74 amperios y I

igual a 55 voltios (valores de


corriente y voltaje mximos que soporta el Mosfet IRF4905P), segn hoja de datos del
fabricante (Anexo A-15), se tiene:
Resistencia mnima:
R
smn

SS:
74A - 6A

R
smn
u.81 obmios
Resistencia mxima:
R
smux
<
22.Sus
S - Suns

R
smux
< 1Su obmios
Por lo tanto, la resistencia snubber se encuentra entre u.81 obm R12 < 1Su obm. A
partir de esto, se elige 140 ohmios como valor de la resistencia R12, pues permite una
descarga adecuada y segura del capacitor snubber cuando el mosfet se satura.
Finalmente, se obtiene la potencia disipada por la resistencia R12 debido al circuito
snubber:
P
Rs
= u.S - SunF - SS
2
- SuuuEz
P
Rs
= u.4 wotts
De esta manera, se establece que la resistencia snubber R12 debe ser de 140 ohmios
de watts.
Seleccin del Diodo snubber D2
El diodo snubber D2 (Ds), de igual forma que para el diodo snubber D1, debe tener
(por seguridad) una capacidad mnima de 20 voltios y 40 amperios para poder cargar
el capacitor snubber C2 cuando el mosfet se encuentre en corte. Esto es debido a que
la batera de 12 voltios de corriente continua utilizada puede entregar hasta una
corriente de 40 amperios. Entonces el diodo snubber D2 debe ser, al igual que el diodo
D1, un diodo schottky de 250V y 40 A (Anexo A-15).
52

4.3.2.3 Funcionamiento de los Drivers


Cabe volver a mencionar que los dos tipos de Drivers utilizan los mismos
componentes, por lo cual manejan los mismos valores de corriente y voltajes; la
diferencia entre ellos es la posicin del dispositivo de conmutacin. Mientras que el
primer driver tiene el Mosfet tipo N en los extremos del transistor BD233, el segundo
driver presenta el Mosfet tipo P entre los extremos de la resistencia de 120 ohmios.
El funcionamiento del Driver es de la siguiente manera: El primero driver activa el
Mosfet tipo N al ingresar un valor de 0 voltios (0 lgico) por parte del microcontrolador;
y con un voltaje de 5 voltios (1 lgico), el microcontrolador abre el Mosfet. Para el
segundo driver el funcionamiento es al revs, es decir, con un 0 lgico el Mosfet tipo P
est abierto y con un 1 lgico se cierra, permitiendo pasar la corriente de la fuente.
Entonces, si la seal del microcontrolador genera un 1 lgico (5 voltios) en la bornera
ENTRADA, consumiendo 1mA de corriente debido a la resistencia de 3K, causara que
el transistor 2N3904 se cierre (se active). De esta manera, se cerrara el circuito
formado por la batera de 5 voltios, la resistencia de 390 ohmios, y el led del
optoacoplador (se consumira 10mA, y el led del 4n35 consumira 1.18 voltios). Al
excitarse el optoacoplador, activara el fototransistor, cerrando as el circuito formado
por la batera de 12 voltios, el fototransistor, la resistencia de 1K y la base-emisor del
transistor BD233. Por esta ltima rama, circulara 10 mA, y el fototransistor consumira
2 voltios. Entonces al haber una corriente en la base del BD233, este se cerrara,
permitiendo que se genere el circuito formado por los 12 voltios, la resistencia de 120
ohmios y el colector-emisor del BD233. La corriente sera de 100mA y el transistor
BD233 consumira 0.05 voltios. Considerar que tanto el transistor 2n3904 y el BD233
funcionan en la regin de Corte y Saturacin. Entonces, segn la posicin del Mosfet a
utilizar (si se encuentra en los extremos de la resistencia de 120 ohmios, mosfet tipo P,
o en los extremos del transistor BD233, mosfet tipo N), este se cerrar o abrir,
permitiendo o no el paso de la corriente por sus terminales del Drenador y de la
Fuente, respectivamente. As es como funcionan los Drivers que excitan a los Mosfet
de potencia.
4.3.3 Circuito Esquemtico del Inversor Trifsico
A continuacin se muestra la representacin grfica de todo el equipo inversor. Para
as, poder entender la interconexin entre el arreglo de interruptores y los Drivers
respectivos.
53

Figura 4.8 Circuito esquemtico del Inversor Trifsico


Elaboracin propia
El circuito esquemtico de la figura 4.8 representa la suma de los Drivers con las tres
semirramas de los dispositivos de conmutacin. En el verdadero desarrollo del
Inversor Trifsico, la unin de los dispositivos de conmutacin con la batera y la carga
trifsica ser a travs de cables que soporten 50 amperios (cable nmero 6) para
seguridad elctrica de los diversos componentes. Cada Driver tiene una entrada para
la seal lgica del microcontrolador, que permitir activarlo o no, para as poder cerrar
o abrir el Mosfet y de esta manera dejar o no pasar la corriente hacia la carga trifsica.
De esta manera se forma la seal de salida casi senoidal debido a las conmutaciones
de los Mosfets de potencia orientados por la secuencia de pulsos que genera el
microcontrolador en base a la modulacin SVPWM. Existen ocho combinaciones
posibles de conmutacin de los Mosfets, las cuales permitirn forma la seal de salida
trifsica. Esta seal se obtiene de los puntos medios de las semirramas. Todos los
valores de las corrientes y voltajes del Driver, mencionados anteriormente, se
cumpliran en este circuito; en cuanto al arreglo de Mosfets, estos estn conectados
por sus extremos a una batera de 12 voltios, la cual brindar la corriente a la carga
trifsica, teniendo como mximo una potencia de 0.5kw. Por otro lado, el circuito de
mando y el microcontrolador se alimenta con 5 voltios, motivo por el cual se tiene la
54

entrada de una batera de 6 voltios y conectado a ella un regulador de voltaje


(LM7805) que brinde los 5 voltios necesarios para alimentar estos dispositivos.
4.4 Simulacin de los Drivers
Los drivers diseados para activacin y desactivacin de los Mosfets de potencia se
simularon en el programa Proteus 7.5 para verificar si su funcionamiento es correcto;
de esta manera se comprobara que los clculos hechos para hallar cada componente
del driver son los adecuados.
Se ha usado como seal de entrada un generador de pulsos (PWM) cuyo pulso
elevado es de 5 voltios, con un duty cycle de 50% y un periodo de 20m segundos. Se
ha utilizado una fuente de 5 voltios para energizar la parte de control del driver y una
fuente de 12 voltios para energizar la parte de potencia del mismo. Para un primer
anlisis del driver, se ha colocado una carga resistiva temporal de 1k en serie con el
mosfet correspondiente; despus, para el segundo anlisis se ha puesto una carga
inductiva temporal R-L, con una inductancia de 1mH y una resistencia de 1k, tambin
en serie con el mosfet. Al realizar los anlisis, se busca demostrar la activacin o
desactivacin del dispositivo de conmutacin a travs del driver; permitiendo la
conduccin o no de corriente a travs de las cargas temporales, independiente del tipo
de carga. De esta forma se comprobar el funcionamiento del driver diseado.
4.4.1 Driver para Mosfet IRFZ48N
A continuacin se muestra el circuito del driver para el mosfet tipo N y sus respectivas
simulaciones, segn las condiciones anteriormente mencionadas.
Primero se muestra las simulaciones del driver para una carga temporal resistiva de
1k:
55


Figura 4.9 Driver para Mosfet IRFZ48N con carga resistiva
Elaboracin propia


Figura 4.10 Simulacin del Voltaje en el estado de corte y saturacin del IRFZ48N para una carga
resistiva
Elaboracin propia


Figura 4.11 Simulacin de la Corriente en el estado de corte y saturacin del IRFZ48N para una carga
resistiva
Elaboracin propia
Como se puede observar en la figura 4.9, lo que se mide (flechas azules) es el Mosfet
IRFZ48N, que entra en saturacin cada vez que lo activa el transistor BD233;
56

permitiendo que pase corriente por la carga de 1K ohmio. En la figura 4.10, la lnea
roja representa el voltaje que pasa por el mosfet, va de 12 voltios cuando no conduce
(ya que cuando el BD233 no lo activa, el IRFZ48N consume todo el voltaje), y de 0
voltios, cuando conduce (en este caso la carga es la que consume los 12 voltios). En
la figura 4.11 la lnea roja representa la corriente que pasa por el semiconductor
cuando esta activo y desactivo. Cuando el mosfet se encuentra en corte no conduce
(consume todo el voltaje), por lo cual la corriente es 0 (se puede ver esto en la figura
4.11); y cuando el mosfet est saturado, es decir, la carga de 1k ohm emplea todo el
voltaje de 12 voltios, aparece una corriente de 12mA que es consumida por la carga
de 1K ohm. De esta forma, se comprueba que el driver est funcionando
correctamente con la carga resistiva (Anexo A-12).
Segundo, se muestra las simulaciones del driver para el mosfet IRFZ48N para una
carga temporal inductiva R-L, con una inductancia de 1mH y una resistencia de 1k:

Figura 4.12 Driver para Mosfet IRFZ48N con carga inductiva R-L
Elaboracin propia

57


Figura 4.13 Simulacin del Voltaje en el estado de corte y saturacin del IRFZ48N para una carga
inductiva R-L
Elaboracin propia


Figura 4.14 Simulacin de la Corriente en el estado de corte y saturacin del IRFZ48N para una carga
inductiva R-L
Elaboracin propia
En la figura 4.12, se observa el driver para el Mosfet IRFZ48N con la carga inductiva
R-L. De igual forma que para la simulacin con la carga resistiva, lo que se mide es el
Mosfet IRFZ48N (flechas azules), que entra en saturacin cada vez que lo activa el
transistor BD233; permitiendo que pase corriente por la carga de 1K ohmio. Debido a
las cargas inductivas se genera una elevacin significativa de la dv/dt y de la di/dt en el
dispositivo de conmutacin, lo cual puede ser destructivo para el semiconductor. Para
evitar esto, se utiliza un circuito de proteccin snubber, el cual se encuentra colocado
en paralelo al Mosfet IRFZ48N como muestra la figura 4.12; de esta manera se evita
esos cambios bruscos de voltaje y de corriente en cortos tiempos en el mosfet. En la
figura 4.13, se muestra el voltaje que pasa por el semiconductor (lnea roja), va de 12
voltios cuando no conduce (ya que cuando el BD233 no lo activa, el IRFZ48N
consume todo el voltaje), a 0 voltios cuando conduce (en este caso la carga inductiva
es la que consume los 12 voltios). En la figura 4.14 la lnea roja representa la corriente
que pasa por el semiconductor cuando esta activo y desactivo (la misma corriente
58

atraviesa la carga inductiva, ya que esta se encuentra en serie con el mosfet). Cuando
el mosfet se encuentra en corte no conduce (consume todo el voltaje), por lo cual la
corriente es 0 (se puede ver esto en la figura 4.14); y cuando el mosfet est saturado,
es decir, la carga inductiva emplea todo el voltaje de 12 voltios, aparece una corriente
de 12mA que es consumida por la resistencia de dicha carga. De esta forma, se
comprueba que el driver para el mosfet IRFZ48N tambin est funcionando
correctamente con la carga inductiva (Anexo A-12).
4.4.2 Driver para Mosfet IRF4905PbF
A continuacin se muestra el circuito y las simulaciones del driver para el mosfet
IRF4905PbF tipo P, teniendo como entrada un generador de pulsos PWM.
Primero se muestra las simulaciones del driver para una carga temporal resistiva de
1k:

Figura 4.15 Driver para Mosfet IRF4905PbF con una carga resistiva
Elaboracin propia

59


Figura 4.16 Simulacin del Voltaje en el estado de corte y saturacin del IRF4905P para una carga
resistiva
Elaboracin propia


Figura 4.17 Simulacin de la Corriente en el estado de corte y saturacin del IRF4905P para una carga
resistiva
Elaboracin propia
Para este caso, se toma las mediciones en la carga resistiva de 1K ohmio (flechas
azules en la figura 4.15). Como se observa en la figura 4.16 (la lnea de tensin es
representada por la lnea roja), cuando el mosfet conduce, la carga resistiva consume
los 12 voltios; y cuando el mosfet no conduce, la carga no consume corriente, por lo
cual su nivel de tensin es de 0 voltios. De igual manera en la figura 4.17 (donde la
lnea roja representa la corriente que pasa por la carga de 1k), cuando el mosfet se
encuentra saturado, la carga resistiva consume corriente y cuando se encuentra en
corte, la carga no consume corriente debido a que est abierta. Todo esto es debido a
la conmutacin del mosfet. La corriente que consume la carga resistiva, al igual que
para el anlisis del mosfet anterior, es de 12mA y se puede verificar en la figura 4.17.
De esta manera, se comprueba que el driver para el Mosfet IRF4905P funciona
correctamente con una carga resistiva (Anexo A-12).
60

Segundo, se muestra las simulaciones del driver para el Mosfet IRF4905P para una
carga temporal inductiva R-L, formada por una inductancia de 1mH y una resistencia
de 1K:

Figura 4.18 Driver para Mosfet IRF4905PbF con una carga inductiva R-L
Elaboracin propia


Figura 4.19 Simulacin del Voltaje en el estado de corte y saturacin del IRF4905PbF para una carga
inductiva R-L
Elaboracin propia

61


Figura 4.20 Simulacin de la Corriente en el estado de corte y saturacin del IRF4905PbF para una carga
inductiva R-L
Elaboracin propia
En la figura 4.18 se muestra el driver para el Mosfet IRF4905P con la carga inductiva
R-L. Las mediciones se realizan en la resistencia (flechas azules en la figura 4.18).
Como anteriormente se menciono, a causa de las cargas inductivas se genera una
elevacin significativa de la dv/dt y de la di/dt en el mosfet, lo cual puede destruir al
semiconductor. En consecuencia, tambin se utiliza un circuito de proteccin snubber,
el cual se encuentra colocado en paralelo al Mosfet IRF4905P como muestra la figura
4.18; de esta forma se evita esos cambios bruscos de voltaje y de corriente en cortos
tiempos en el dispositivo. Como se observa en la figura 4.19 (la lnea de tensin es
representada por la lnea roja), si el mosfet se encuentra saturado, la carga inductiva
consume los 12 voltios; y cuando el mosfet est en corte, la carga no consume
corriente, por lo cual su nivel de tensin es de 0v. De igual forma sucede en la figura
4.20 (donde la lnea roja representa la corriente que pasa por la carga inductiva),
cuando el mosfet est saturado, la carga inductiva consume corriente, pero cuando el
mosfet se encuentra en corte, la carga no consume corriente debido a que est
abierta. La corriente consumida por la resistencia de la carga inductiva es de 12mA (se
puede verificar en la figura 4.20). Entonces, se demuestra que el driver para el Mosfet
IRF4905P tambin funciona correctamente con una carga inductiva (Anexo A-12).
4.5 Simulacin de la Tcnica de Modulacin de Ancho de Pulso de Vector
Espacial
La tcnica de modulacin de Ancho de Pulso de Vector Espacial (SVPWM) se ha
simulado con la herramienta Simulink del programa Matlab. Antes de mostrar y
explicar los bloques de simulacin y sus respectivos resultados, se definir y
establecer las ecuaciones y la lgica que se utiliz para desarrollarlos.
62
Primero hay que recordar que el inversor que se est diseando es un equipo de tres
semirramas (semipuentes), con tres Mosfets superiores y tres Mosfets Inferiores
(como la muestra la figura 4.1). La representacin del Vector Espacial de un sistema
trifsico balanceado de tensiones de fase es la siguiente:
:
s
=
2
S
(:
u
+ o:
b
+ o
2
:
c
)
Donde o = c
]2n3
. El Vector Espacial es una representacin simultnea de todas las
cantidades trifsicas, en este caso, de la seal de tensin del inversor trifsico. Esta es
una variable compleja y est en funcin del tiempo en contraste con los fasores.
Si tenemos la siguiente representacin de un Inversor Trifsico:

Figura 4.21 Circuito de un Inversor Trifsico
Elaboracin propia
Los voltajes de fase de la carga trifsica en conexin estrella se pueden definir
utilizando la diferencia de voltaje entre el punto neutro (n) de la carga y el punto
negativo (N) de la fuente Vdc; a partir de ello, se definen las siguientes relaciones:
:
A
= :
u
+:
nN

:
B
= :
b
+:
nN

:
C
= :
c
+:
nN

Tomando en cuenta que los tres voltajes de fase (:
u
, :
b
y :
c
) en una carga trifsica
suman cero (principio que debe cumplirse para usar la representacin vectorial),
entonces, a partir de las tres ecuaciones anteriores se define:
:
nN
=
1
3
(:
A
+:
B
+ :
c
)
Sustituyendo la ecuacin Ec.4.6 en la Ec.4.5, se obtienen los voltajes de fase en la
carga (respecto al punto neutro de la carga) de la siguiente forma:
Ec.4.5
Ec.4.6
63

:
u
=
2
S
:
A
-
1
S
(:
B
+:
C
)
:
b
=
2
S
:
B
-
1
S
(:
A
+:
C
)
:
c
=
2
3
:
C
-
1
3
(:
B
+:
A
) Ec.4.7
Tomar en cuenta que los valores de voltaje :
A
, :
B
y :
C
representan los valores
:
AN
, :
BN
y :
CN
respectivamente (verificarlo en figura 4.21).
A partir de las ecuaciones anteriores se puede deducir los voltajes de fase de la carga
trifsica, en base a los estados de conmutacin de los switches, en la tabla 4.1:
Estado Switch activo u
a
u
h
u
c

1 1,4,6 (2/3)Vdc -(1/3)Vdc -(1/3)Vdc
2 1,3,6 (1/3)Vdc (1/3)Vdc -(2/3)Vdc
3 2,3,6 -(1/3)Vdc (2/3)Vdc -(1/3)Vdc
4 2,3,5 -(2/3)Vdc (1/3)Vdc (1/3)Vdc
5 2,4,5 -(1/3)Vdc -(1/3)Vdc (2/3)Vdc
6 1,4,5 (1/3)Vdc -(2/3)Vdc (1/3)Vdc
7 1,3,5 0 0 0
8 2,4,6 0 0 0

Tabla 4.1 Valores de los Voltajes de fase para los diferentes estados de conmutacin
Elaboracin propia
A continuacin se deduce los correspondientes vectores espaciales segn el estado
de conmutacin:
Estado Vector Espacial del Voltaje de fase
1 (2 S )I
dc

2 (2 S )I
dc
c
]n3

3 (2 S )I
dc
c
]2n3

4 (2 S )I
dc
c
]n

5 (2 S )I
dc
c
]4n3

6 (2 S )I
dc
c
]5n3

7 0
8 0

Tabla 4.2 Vectores Espaciales de Voltajes de fase
Elaboracin propia
64

Finalmente, se muestra los vectores espaciales de los voltajes de fase en el plano


Real-Imaginario, cuyos extremos forman un hexgono regular:

Figura 4.22 Vectores espaciales de los Voltajes de Fase
Elaboracin propia
Los nmeros binarios en la figura 4.22 indican el estado de los switches en las
semirramas. El valor de 1 indica que el Switch superior de la semirrama est activo,
mientras que el valor 0 indica que el Switch inferior es el que se encuentra activo. El bit
ms significativo representa la semirrama A, el menos significativo pertenece a la
semirrama C y el del medio, a la semirrama B (de la figura 4.21).
Segn la representacin del Vector Espacial de un sistema trifsico balanceado de
tensiones de fase (:
s
=
2
3
(:
u
+o:
b
+o
2
:
c
)), se deduce un Vector de Referencia que
representara cada uno de estos vectores espaciales en el hexgono. Este vector es
rotatorio, por lo cual girara por las diferentes posiciones en el hexgono para as
generar la modulacin de ancho de pulso de Vector Espacial. La trayectoria que forma
al girar dentro del hexgono es circular. La magnitud de voltaje de salida ms grande
que se puede alcanzar usando SVPWM es el radio del mayor circulo inscrito dentro del
hexgono. Este crculo es tangencial a los puntos medios de las lneas que unen el
final de los vectores espaciales directores adyacentes. As el mximo voltaje
fundamental de salida obtenibles es:
|:
s
| =
2
S
I
dc
cos(
n
6
) =
1
S
I
dc

Ahora, habiendo definido las ecuaciones y los estados que representan los diferentes
vectores espaciales en el plano complejo, se puede definir y entender los bloques
usados para la simulacin.
65

A continuacin se muestra el sistema creado para la simulacin de un modelo de


SVPWM para un Inversor Trifsico:

Figura 4.23 Sistema para la simulacin de SVPWM
Elaboracin propia
Dentro del sistema mostrado en la figura 4.23, al inicio se tiene el Bloque Subsistema
que entrega la magnitud y el ngulo del vector de referencia obtenido de las tres ondas
cosenoidales de entrada; estas dos y una secuencia de onda triangular (bloque
Repeating Sequence), que actuar como portadora, ingresan a un multiplexor.
Seguido, las tres seales ingresan al bloque de Matlab Function, el cual contiene el
programa que provee la secuencia de pulsos de control de los semiconductores
(tomando en cuenta las tres seales de entrada) para el Bloque Inversor. As este
puede entregar las seales de voltaje de fase cuadradas (ondas de corriente alterna
cuadradas). Despus, estas seales de voltaje de fase ingresan a un filtro (Bloque del
Filtro) para eliminar los ruidos y el rizado y as obtener la salida senoidal pura que se
desea. Estas seales ingresan al bloque Scope para poder visualizarlas en el tiempo.
Por otro lado, tambin se han colocado diversos Scopes para analizar la seal en
diferentes puntos y para comparar las seales de entrada con las de salida.
Seguido se muestra el contenido del Bloque Subsistema que presenta las seales de
entrada:
66


Figura 4.24 Subsistema que entrega la magnitud y ngulo del vector de referencia
Elaboracin propia
El Subsistema de la figura 4.24 se encarga de convertir las tres seales de entrada al
plano complejo, para as obtener las seales de magnitud y ngulo del vector de
referencia, con las cuales se trabaja para generar la SVPWM.
Estas tres seales de entrada son seales cosenoidales que se generan usando el
bloque Function del Simulink. Se utiliza la funcin coseno a fin de obtener ecuaciones
ms simples. Estas seales de entrada son:
:
u
= 12 - cos(2nt - 6u) S
:
b
= 12 - cos(2nt - 6u -2nS) S
:
c
= 12 - cos(2nt - 6u -4nS) S
La frecuencia fundamental de las seales de entrada es 60 Hz (dicha frecuencia ser
tambin la frecuencia fundamental de las seales de salida del inversor trifsico) y el
valor de voltaje mximo de las seales de entrada es
vdc
3
, siendo Vdc = 12 voltios
(nivel de voltaje de la batera). Dicho valor de voltaje es debido a que el valor de
voltaje mximo del Vector de Referencia es |:
s
| =
2
3
I
dc
cos(
n
6
) =
1
3
I
dc
, adems,
sabemos que se cumple :
s
=
2
3
(:
u
+ o:
b
+ o
2
:
c
), siendo :
u
, :
b
y :
c
las seales de
entrada; por tal motivo, estas seales de entrada tienen que tener un valor de voltaje
mximo adecuado para que el vector de referencia tenga el voltaje mximo
mencionado; en otras palabras, lo que se desea es que el voltaje mximo de entrada
sea justo el voltaje mximo que puede tener el Voltaje de Referencia y, de esa
manera, sea la amplitud mxima del voltaje de salida del inversor trifsico.
Las tres seales de entrada ingresan a un multiplexor para despus ser convertidas en
un sistema bifsico equivalente (dos seales equivalentes) utilizando las ecuaciones
de la transformacin de Clark (Anexo A-2). Esto es implementado utilizando los
67

bloques Function, los cuales incluyen las ecuaciones de Clark. Luego, el equivalente
de dos fases es transformado al plano polar, utilizando el bloque Cartesian to polar.
Las seales de salida de este ltimo bloque, corresponden a la magnitud y al ngulo
del vector de referencia (vector espacial). De esta manera, se tiene dicho vector
expresado segn su ngulo de giro (frecuencia) y su magnitud (mdulo).
La magnitud y el ngulo del vector de referencia entran a un multiplexor conjuntamente
con una seal triangular (seal de tiempo de rampa), que acta como portadora. Esta
seal es generada por el bloque Repeating Sequence, el cual es:

Figura 4.25 Bloque que genera seal de tiempo triangular
Elaboracin propia
La salida del multiplexor entra al bloque Matlab Function, el cual contiene el programa
(Anexo A-7) que generar la secuencia de pulsos de control (a partir de las tres
seales que ingresan al bloque Matlab a travs del multiplexor) que debe recibir el
bloque inversor para generar la seal trifsica. Ms adelante se explica el algoritmo de
control usado para dicho programa. El bloque Matlab Function es el siguiente:

Figura 4.26 Bloque que contiene el programa
Elaboracin propia
A continuacin se muestra el Bloque Inversor:

Figura 4.27 Bloque Inversor
Elaboracin propia
Este bloque recibe la secuencia de pulsos del programa (seal de control), que se
encuentra en el bloque Matlab Function, para realizar las conmutaciones y as poder
68

generar las seales de salida (seales de onda de corriente alterna cuadradas). El


bloque Inversor es construido utilizando el bloque Function del Simulink segn las
ecuaciones Ec.4.7 multiplicadas por el valor de Vdc=12 voltios. La salida del Inversor
corresponde a los voltajes de fase.
Continuando, se muestra el Bloque del Filtro:

Figura 4.28 Bloque del Filtro
Elaboracin propia
En este bloque se filtran las seales de voltaje de salida del Bloque Inversor usando
un filtro para as poder obtener seales senoidales. El Bloque del Filtro es
implementado mediante el bloque Transfer Function del Simulink. El filtro utilizado es
un filtro pasabajos de primer orden, ya que la funcin de transferencia de dicho filtro es
suficiente para eliminar los armnicos presentes en los resultados de las simulaciones
del bloque inversor (mostrados ms adelante). Como constante de tiempo del filtro de
primer orden se elige 1.7m segundos. Dicha constante causara un pequeo retardo en
las seales de voltaje de fase filtradas en comparacin con las seales cosenoidales
de entrada (comparacin presentada ms adelante). A continuacin se muestra el
criterio utilizado para elegir la constante de tiempo y la funcin de transferencia del
filtro:
La funcin de transferencia del filtro Pasabajos de primer orden es:
E(s) = k -
1
1 +
1
w
c
- s

Donde:
k = constontc Jc gononcio Jcl iltro
w
c
= Frccucncio Jc cortc Jcl iltro
69

Basndose en el criterio de diseo para obtener la frecuencia de corte del filtro


pasabajos:
Frccucncio unJomcntol - 1.S = Frccucncio Jc cortc
Se tiene una frecuencia fundamental de 60 hertz, por lo cual:
6u - 1.S = 9u
Entonces, la frecuencia de corte a utilizar es 90 hertz. Como w
c
= 2 - n - rccucncio,
entonces w
c
= S6S.S roJs. Para hallar la constante de tiempo obtenemos la inversa
de w
c
:
1
w
c
= 1.7ms
Por lo tanto, la constante de tiempo del filtro es 1.7m segundos. Al utilizar dicha
constante, los voltajes de fase de salida del Bloque del Filtro disminuirn su amplitud.
El voltaje mximo (amplitud) de dichos voltajes debe ser de 6.93 voltios (segn la
definicin de voltaje mximo del vector de referencia explicado anteriormente y
teniendo como voltaje Vdc=12 voltios), pero debido al filtro utilizado y a la constante de
tiempo, la amplitud de las seales de voltaje de fase disminuye a 6 voltios, por lo cual
se debe utilizar una constante de ganancia del filtro k = 1.16, la cual se obtiene as:
Iolto]c mximo Jcl I
c]
(JcscoJo) = Iolto]c Jc soliJo - k
6.9S = 6 - k
k = 1.16
De esta manera la funcin de transferencia del filtro pasabajos de primer orden queda
definida:
E(s) =
1.16
1 +1.7m - s

Cabe mencionar que para utilizar una constante de ganancia del filtro (k) igual a 1 (sin
ganancia) y poder mantener la amplitud del voltaje de fase de salida del Bloque del
Filtro (6.93 voltios), se tiene que utilizar una mayor frecuencia de corte (dependiente
de la presencia de los armnicos en el espectro de frecuencia), y as obtener una
constante de tiempo menor que influira en la funcin de transferencia filtro.
70

Finalmente, se utilizan Bloques Scope para mostrar las diversas seales que se
quieren analizar, ya sea en el tiempo o en la frecuencia:

Figura 4.29 Bloque Scope de 3 seales
Fuente: Simulink - Matlab
A continuacin se muestran los resultados que muestran los diversos bloques Scope
del sistema (figura 4.23):

Figura 4.30 Seales de Salida del Bloque Inversor
Elaboracin propia
En la figura 4.30 se observa las seales de salida de los voltajes de fase, respecto al
punto neutro de la carga, del Bloque Inversor (antes de entrar al bloque del Filtro). Se
puede observar que, gracias a la modulacin de ancho de pulso del vector espacial
71

(SVPWM), se obtienen las tres ondas de corriente alterna cuadradas (seales


senoidales), desfasadas entre si 120. La primera seal es la que est desfasada 0, la
segunda la que se encuentra desfasada 120 y la ultima, la que est desfasada 240.
Debido a la forma cuadrada de estas seales, se presenta cierta distorsin armnica
(mostrada ms adelante). Para ello se utiliza un filtro que elimine dicha distorsin y
pueda obtener la senoidal pura. Por otro lado, se puede notar que el ancho de pulso
de las seales cambia bastante en pequeos tiempos (en milisegundos), lo cual
demuestra que el microcontrolador a usar debe tener un procesamiento rpido y
eficiente. El voltaje mximo de las seales es de 8 voltios aproximadamente.
Seguido se muestra las seales de salida del Bloque del Filtro que se entregara a la
carga:

Figura 4.31 Seales de Salida de los voltajes de fase del Bloque de Filtro
Elaboracin propia
En la figura 4.31 se muestra las seales de salida de los voltajes de fase del Bloque
del Filtro. Como se puede observar se logra una salida cosenoidal, por lo cual tendr
una baja distorsin armnica (ms adelante se analiza la distorsin). Esta es la seal
que se entregara a la carga trifsica. La primera seal tiene un desfase de 0, la
segunda presenta un desfase de 120 y la tercera, un desfase de 240. El voltaje
72

mximo de cada seal es 12 S voltios (6.93), ya que Vdc equivale a 12 voltios. Las
tres seales tienen una frecuencia fundamental de 60 Hz (mantienen la frecuencia de
las seales de entrada), una frecuencia de conmutacin de 5000 Hz (perodo de
conmutacin I
s
elegido es de 0.0002 segundos = 1/5000Hz) introducido a travs del
cdigo del programa Matlab (Anexo A-7) y un ndice de modulacin (m) de 1. Cabe
mencionar que el ndice de modulacin es la relacin (coeficiente) entre el mdulo del
vector de referencia y el valor mximo posible de voltaje del vector de referencia
(Anexo A-10). Para este caso, los dos valores son iguales, por eso es que m = 1. Por
otro lado, al tener una frecuencia de conmutacin de 5000 Hz, se puede determinar
que el nmero de Vectores Intermedios usados para lograr la salida senoidal de los
voltajes de fase es de 84 vectores, ya que:
Icctorcs intcrmcJios =
PcrioJo FunJomcntol
PcrioJo Jc Conmutocion
=
Frccucncio Jc Conmutocion
Frccucncio FunJomcntol

Entonces tenemos:
Icctorcs intcrmcJios =
Suuu Ez
6u Ez

Icctorcs intcrmcJios = 84
A continuacin se muestra los armnicos de la primera seal de salida (onda de
corriente alterna cuadrada desfasada 0) de la figura 4.30 utilizando la Transformada
de Fourier (FFT), con lo que se podr analizar la respuesta en frecuencia de dicha
seal:

73


Figura 4.32 FFT de la seal de salida desfasada 0 del Bloque Inversor con un modulo de la FFT mximo
de 10K de la figura 4.30 Armnicos de la seal de salida
Elaboracin propia
En la figura 4.32 se observan los armnicos que presenta la primera seal de voltaje
de fase de salida del Bloque Inversor (onda de corriente alterna cuadrada desfasada
0). Dicha seal de salida tiene un THD (distorsin armnica total) medido de 49.87%,
el cual ser disminuido fcilmente con el filtro de primer orden utilizado (ms adelante
se muestra la figura respectiva). La seal de salida (al tener una forma cosenoidal)
presenta una respuesta en frecuencia similar a una onda coseno; debido a ello, es que
presenta como primer armnico (componente fundamental, orden n=1) a la frecuencia
fundamental de dicha seal de salida, ubicada en +/- 60 hertz y con un mdulo de
35856.54. Como se puede apreciar en la figura 4.32, dicha seal de salida presenta,
en regiones del espectro, agrupaciones de armnicos centradas en mltiplos de la
frecuencia de conmutacin. Dichos armnicos influyen en la seal de salida de voltaje
y algunos de ellos alcanzan hasta los 3000 de mdulo de FFT. Los armnicos ms
resaltantes son:
Orden del Armnico (n) Frecuencia (Hertz) Magnitud/Mdulo (FFT)
86.67 5200 3217.2384
175.17 10510 1895.8836
264.83 15890 1147.0092
328.33 19700 1069.8168

Tabla 4.3 Los armnicos ms resaltantes de la figura 4.32
Elaboracin propia
74

Adems se percibe la presencia de los 4 armnicos causados por la frecuencia de


conmutacin utilizada, ubicados en los mltiplos de la frecuencia de conmutacin.
Dichos armnicos son:
Orden del Armnico (n) Frecuencia (Hertz) Magnitud/Mdulo (FFT)
83.33 5000 2805.2028
166.67 10000 465.3468
250 15000 298.9932
333.33 20000 157.2108

Tabla 4.4 Los armnicos de los mltiplos de la frecuencia de conmutacin de 5000 Hz de la figura 4.32
Elaboracin propia
La gran presencia de armnicos en la seal de voltaje de fase de salida del Bloque
Inversor es debido a que la onda de corriente alterna tiene tendencia cuadrada a
causa de las conmutaciones de los semiconductores; para disminuir dichos armnicos
se utiliza un filtro pasabajos con la correspondiente frecuencia de corte (mostrado en
la figura 4.28) para obtener una salida senoidal pura.
Cabe resaltar que el trabajar con frecuencias de conmutacin mayores brinda dos
ventajas: Primero, que permite contar con un nmero mayor de vectores espaciales
para as generar la onda de corriente alterna ms senoidal deseada; segundo, que los
armnicos se concentran en regiones de frecuencia mayores (como se observa en la
figura 4.32) y se encuentran alejados de la componente fundamental de la seal de
voltaje de fase, lo cual permite que los filtros necesarios para eliminar dichos
armnicos posean frecuencias de corte ms altas, permitiendo reducir el valor de la
constante de ganancia del filtro (k) a 1, y, adems, se reduzcan los valores, tamaos y
costos de los elementos pasivos (resistencias, condensadores) utilizados para
implementar tales filtros.
De igual manera, se muestra los armnicos de la primera seal de salida (desfasada
0) del Bloque del filtro de la figura 4.31, la cual se piensa analizar:
75


Figura 4.33 FFT de la seal de salida desfasada 0 del Bloque del Filtro de la figura 4.31
Elaboracin propia
En la figura 4.33 se puede observar la disminucin de la distorsin armnica que
existe en la seal en comparacin con la figura 4.32. Esto es debido a la utilizacin del
Bloque del Filtro de primer orden. El espectro de frecuencia de la seal de salida del
voltaje de fase de la figura 4.33 presenta un THD de 1.11%, valor de la distorsin
armnica total bastante bajo y muy aceptable segn la Norma Tcnica de Calidad de
los Servicios Elctricos Peruana, la cual establece que la tolerancia del indicador THD
es de 8% para media y baja potencia (Anexo A-9). En la figura 4.33 se muestra la
componente fundamental de la seal de voltaje de fase, ubicada en la frecuencia +/-
60 hertz (representa la frecuencia fundamental). Se puede observar en aquella figura
que aun existen pequeas variaciones o alteraciones; estos representaran pequeos
armnicos de la seal debido a que dicha seal de salida no es totalmente pura. Esto
mejorara si se utilizara ms vectores intermedios (mayor a 84) en la modulacin
SVPWM para as disminuir ms los componentes armnicos y obtener una mejor
seal de salida senoidal. Finalmente, como consecuencia de lo mencionado, se
consigue y se comprueba el objetivo de tener una seal con una baja distorsin
armnica y pocos armnicos.
Seguido se muestra las seales de control que entran al bloque inversor:
76


Figura 4.34 Seales de Control para 0.1 segundos para el Bloque Inversor
Elaboracin propia

Figura 4.35 Seales de Control para 0.0168 segundos para el Bloque Inversor
Elaboracin propia
77

En la figura 4.34 se tiene las 3 seales de control que ingresan al bloque inversor.
Estas seales son las secuencias de pulsos (SVPWM) que reciben como entrada los
semiconductores del inversor y que determinan su conmutacin o no. En la figura 4.35
se presenta estas 3 seales de control a los 0.0168 segundos, donde se muestra con
mejor calidad la secuencia de pulsos PWM. Se elige 0.0168 segundos como tiempo de
la muestra (para la figura 4.35), ya que como el tiempo de conmutacin elegido de un
vector intermedio es de 0.0002 segundos y se est trabajando con 84 vectores
intermedios para generar la seal de salida, entonces, el tiempo de muestra en el cual
se puede observar la secuencia de pulsos de los 84 vectores (84 pulsos) que genera
un periodo de la seal de salida del voltaje de fase del inversor es de 0.0168 segundos
(0.0002 segundos * 84 vectores), como lo muestra la figura 4.35. Adems, se puede
calcular el nmero de conmutaciones para el tiempo de muestra de 0.0168 segundos
(figura 4.35) utilizando la ecuacin 2.2 planteada en el Captulo 2 y, a partir de dicho
resultado, se podr establecer una ecuacin para calcular el nmero de
conmutaciones para el tiempo de muestra de 0.1 segundos de la figura 4.34 de la
siguiente forma:
Calculando el nmero de conmutaciones para el tiempo de muestra de 0.0168 de la
figura 4.35 utilizando la ecuacin 2.2:
N1 - NC = N2 Ec.2.2
Siendo,
N1 = Nmero total de vectores intermedios a utilizar para generar las seales
de salida del inversor trifsico.
NC = 12 conmutaciones que realizan los dispositivos de conmutacin para
generar un solo vector en un periodo de conmutacin (6 cierres y 6 aperturas
de los dispositivos de conmutacin).
N2= Nmero total de conmutaciones que realizan los dispositivos de
conmutacin para generar un periodo de las seales de salida de voltaje de
fase del inversor trifsico.
Entonces, reemplazando:
84 - 12 = 1uu8
78

Segn el resultado obtenido, se establece que los dispositivos de conmutacin


(mosfets) realizan 1008 conmutaciones en 0.0168 segundos para generar un periodo
de las seales de salida de voltaje de fase del inversor trifsico. A continuacin se
plantea la ecuacin para obtener el nmero de conmutaciones que realizan los
mosfets en un tiempo de 0.1 segundos, mostrado en la grafica 4.34, y que son los
necesarios para generar la seal de la figura 4.31.
Sabiendo que en un tiempo de 0.0168 segundos los mosfets realizan 1008
conmutaciones; para un tiempo de 0.1 segundos, utilizando una regla de tres simple,
los mosfets realizarn las siguientes conmutaciones:

11
12
- N2 = NS Ec.4.8
Donde,
T1 = Tiempo de muestra en segundos para el cual se desea calcular el nmero de
conmutaciones que los mosfets realizan.
T2 = Tiempo de 0.0168 segundos donde conmutan los 84 vectores intermedios para
generar un periodo de la seal de salida de voltaje de fase del inversor.
N2 = Nmero total de conmutaciones que realizan los mosfets para generar un periodo
de las seales de voltaje de salida del inversor trifsico.
N3 = Nmero de conmutaciones totales para el tiempo de muestra T1.
Reemplazando por los valores respectivos, tenemos:
u.1
u.u168
- 1uu8 = 6uuu
Por lo tanto, segn el resultado de la ecuacin 4.8, los mosfets realizan 6000
conmutaciones (3000 aperturas y 3000 cierres de los dispositivos de conmutacin) en
un periodo de 0.1 segundos (figura 4.34), para permitir o no el paso de corriente y, as,
generar las seales de salida de voltaje de fase del inversor trifsico mostrado en la
figura 4.31. De esta forma, se demuestra que los dispositivos de conmutacin realizan
un alto nmero de conmutaciones para generar la seal de salida del inversor
utilizando la modulacin SVPWM (6000 conmutaciones para un tiempo de 0.1
79

segundos) y, en consecuencia, se podr producir un mayor nmero de perdidas por


conmutacin.
A continuacin se muestra la comparacin entre las seales de entrada y las seales
de salida de los voltajes de Fase:

Figura 4.36 Seales de Entrada y de Salida de los voltajes de fase
Elaboracin propia
En la figura 4.36 se puede observar la similitud entre la onda de entrada (onda verde)
y la seal de salida de los voltajes de fase (onda azul). Se ve que existe cierto
desfasaje por parte de la seal de salida, esto es debido a la constante de tiempo del
filtro que se utiliza. Este hecho puede suceder en la realidad, por eso es que se
necesita de un microcontrolador que sea de un procesamiento rpido. La amplitud de
las dos seales es (12 S )Vdc, siendo Vdc =12 voltios. La SVPWM permite que
variemos el voltaje y la frecuencia segn ms nos convenga. Esto en la simulacin se
puede realizar muy fcilmente modificando el ndice de modulacin (m) para obtener el
voltaje deseado (dentro del rango 0<m<1 para que no haya sobremodulacin Anexo
A-10) y variando la frecuencia de las seales de entrada para lograr una frecuencia
variable de salida (Anexo A-14).
80

Por ltimo, se muestra una seal de tensin de salida generada por 12 vectores
intermedios en comparacin con la seal de salida de la figura 4.36 generada por 84
vectores intermedios. Se comprobar que al emplear un mayor nmero vectores
intermedios, la seal de salida es cosenoidal con una baja cantidad de armnicos
debido a un elevado nmero de conmutaciones (mayor frecuencia de conmutacin en
comparacin a la frecuencia fundamental), lo que traera como consecuencia grandes
prdidas por conmutacin. Por otro lado, una seal de tensin generada por un
nmero menor de vectores intermedios traer, como consecuencia, una mayor
cantidad de armnicos debido a la disminucin de la frecuencia de conmutacin (la
relacin entre la frecuencia de conmutacin y la frecuenta fundamental disminuye), lo
que har que se tenga unas menores prdidas por conmutacin. Tomar en cuenta que
las seales a mostrar tendrn una frecuencia fundamental de 60 hertz.
Seguido se muestra la seal de salida de voltaje de fase generada por 12 vectores
intermedios:

Figura 4.37 Seal de salida del Voltaje de Fase usando 12 vectores intermedios
Elaboracin propia

81


Figura 4.38 Seal de salida del Voltaje de Fase del Bloque Inversor usando 12 vectores intermedios
Elaboracin propia
En la figura 4.37 se muestra la seal de salida de tensin trifsica utilizando 12
vectores intermedios (onda azul). Se logra cambiar el nmero de vectores intermedios,
utilizados para generar la seal de salida, reemplazando el valor del periodo de
conmutacin I
s
(y de esta manera la frecuencia de conmutacin) en el cdigo del
programa de Matlab (Ver Anexo A-7) por el valor que uno desea. Entonces, para las
seales de salida de la figura 4.37 y 4.38 la frecuencia de conmutacin que se utiliza
es de 720 hertz (720 hertz=60hertz*12 vectores intermedios) y el valor de I
s
es
0.00139 segundos. Como se observa en la figura 4.37, por la forma de onda de salida,
existe bastante rizado y una mayor distorsin armnica. La frecuencia de conmutacin
de las seales de salida de voltaje de fase de la figura 4.37 es menor (720 hertz) en
comparacin con la seal anterior mostrada en las figuras 4.31 y 4.36 (5000 hertz). En
consecuencia, el numero de conmutaciones tambin disminuye; esto se comprueba de
igual forma que para la seal anterior que utiliza 84 vectores intermedios (nmero de
conmutaciones mostrado en las seales de control de las figuras 4.34 y 4.35), es decir,
calculando el nmero de conmutaciones que realizan los mosfets en un periodo de
tiempo, donde los 12 vectores intermedios conmutan para generar un periodo de las
seales de salida del inversor de la figura 4.37, lo cual, corresponde a un periodo de
0.0167 segundos (0.00139 segundos * 12 vectores intermedios); y, adems,
82

obteniendo el nmero de conmutaciones que realizan los mosfets en el periodo de 0.1


segundos (mostrado en las figuras 4.37 y 4.38); utilizando, tambin, las ecuaciones 2.2
y 4.8 respectivamente:
Obteniendo el nmero de conmutaciones de los mosfets para 0.0167 segundos
utilizando la ecuacin 2.2:
12 :cctorcs intcrmcJios - 12 conmutocioncs = 144 conmutocioncs totolcs
Como se puede apreciar, los mosfets tienen que realizar 144 conmutaciones para
generar un periodo de las seales de salida de voltajes de fase del inversor trifsico
(periodo de 0.0167 segundos), teniendo una frecuencia fundamental de 60 hertz y una
frecuencia de conmutacin de 720 hertz. Para el periodo de 0.1 segundos se calcula el
nmero de conmutaciones que realizan los mosfets utilizando la ecuacin 4.8:
u.1
u.u167
- 144 = 86S conmutocioncs
Por lo tanto, para un periodo de 0.1 segundos, como las figuras 4.37 y 4.38, los
mosfets tienen que realizan 863 conmutaciones para as poder generar dichas seales
de salida del inversor mostradas en aquellas figuras.
De esta forma, comparando los resultados de los nmeros de conmutaciones que
realizan los mosfets para la seal que utiliza 84 vectores intermedios con los
resultados para la seal que utiliza 12 vectores intermedios, se comprueba que
utilizando un menor nmero de vectores intermedios (y en consecuencia una
frecuencia de conmutacin menor) para generar las seales de salida de voltaje de
fase del inversor, se reduce el nmero de conmutaciones que tienen que realizar los
mosfets, lo cual producir un menor nmero de perdidas por conmutacin.
En la figura 4.38 se muestra las seales de salida de los voltajes de fase del Bloque
Inversor (seales de salida antes del filtro). En esta figura se muestra las tres ondas de
corriente alterna cuadradas desfasadas 120 una de otra. Para realizar el anlisis de
los armnicos de las seales de salida y as poder compararlo con las seales de
salida de la figura 4.30 que utiliza 84 vectores intermedios, se efecta la transforma de
Fourier de la primera seal de salida del Bloque Inversor desfasada 0 que muestra la
figura 4.38, para as obtener dicha seal en el espectro de frecuencia. A continuacin
83

se muestra el espectro de frecuencia de la primera seal de salida de voltaje de fase


del Bloque Inversor de la figura 4.38:

Figura 4.39 FFT de la seal de salida del Voltaje de Fase (desfasada 0) del Bloque Inversor de la figura
4.38, usando 12 vectores intermedios
Elaboracin propia
Como muestra la figura 4.39, se presentan agrupaciones de armnicos en frecuencias
mltiplos de la frecuencia conmutacin de 720 hertz, armnicos alrededor de la
frecuencia fundamental y la componente fundamental de +/- 60 hertz con un mdulo
de 32525.9772. El THD que presenta el espectro de frecuencia de la seal evaluada
(figura 4.38) en la figura 4.39 es de 73.27%, un valor alto de distorsin armnica que
ser disminuido por el filtro pasabajos (figura mostrada posteriormente). Los
armnicos alrededor de la componente fundamental (primer armnico de orden n=1)
ms resaltantes son:
Orden del Armnico (n) Frecuencia (Hertz) Magnitud/Mdulo (FFT)
2.33 140 13180.4724
3 180 186.6264
4.25 255 8852.1
5 300 4545.3276

Tabla 4.5 Los armnicos mas resaltantes alrededor de la componente fundamental de 60 hertz de la
figura 4.39
Elaboracin propia
84

En la tabla 4.5 se puede apreciar el bajo valor de la armnica de tercer orden en


comparacin con la magnitud de la componente fundamental y del resto de las
armnicas presentadas en dicha tabla.
Dentro de las agrupaciones de armnicos centradas en frecuencias mltiplos de la
frecuencia de conmutacin utilizada, tenemos los siguientes armnicos ms
resaltantes:
Orden del Armnico (n) Frecuencia (Hertz) Magnitud/Mdulo (FFT)
11.94 716.4 2360.6292
12.23 733.68 2333.4216
13.67 820 1752.168
24.036 1442.16 1292.4336
24.23 1453.58 1317.9756
35.172 2110.32 775.71
36.9 2214 898.8276
48.132 2887.92 767.748
48.42 2905.2 956.562
60.516 3630.96 571.3104

Tabla 4.6 Los armnicos mas resaltantes de las agrupaciones de armnicos centradas en frecuencias
mltiplos de la frecuencia de conmutacin de la figura 4.39
Elaboracin propia
Como se puede observar en la figura 4.39 y evaluar la cantidad de armnicos que
presentan las tablas 4.5 y 4.6, las seales de salida de la figura 4.38 (seales de
salida de voltaje de fase del bloque inversor de frecuencia de conmutacin de 720
hertz que se est analizando) presenta mayor cantidad de armnicos y un mayor THD
(73.27%) en comparacin con las seales de salida de voltaje de fase de la figura 4.30
de frecuencia de conmutacin de 5000 hertz (evaluada en el espectro de frecuencia en
la figura 4.32 y en las tablas 4.3 y 4.4), que tiene un THD de 49.87%. Esto sucede
debido a que las seales de salida de la figura 4.38 utiliza un nmero menor de
vectores intermedios (12 vectores) para ser generadas por el inversor en comparacin
con las seales de salida de la figura 4.30 que utiliza 84 vectores intermedios. Seguido
se muestra el espectro de frecuencia de la primera seal de salida de voltaje de fase
desfasada 0 de la figura 4.37 (seal filtrada):
85


Figura 4.40 FFT de la seal de salida del Voltaje de Fase (desfasada 0) del Bloque del Filtro de la figura
4.37, usando 12 vectores intermedios
Elaboracin propia
En la figura 4.40 se observa la disminucin de armnicos de la figura 4.39 debido al
filtro pasabajos utilizado. El espectro de frecuencia mostrado en la figura 4.40
corresponde a la primera seal de la figura 4.37 (seal de salida del Bloque del Filtro
que se entrega a la carga) y presenta un THD de 31.83%. Este valor es mucho mayor
al obtenido en la figura 4.33 (espectro de frecuencia de la seal de salida del voltaje de
fase del Bloque del Filtro que utiliza 84 vectores intermedios), que es de 1.11%. Este
mayor nivel de distorsin armnica presente en la seal de la figura 4.37 (mostrado en
el espectro de frecuencia de la seal de la figura 4.40) es debido, como anteriormente
se menciono, a que las seales de salida de la figura 4.37 utilizan 12 vectores
intermedios para ser generadas en comparacin con las seales de salida de voltaje
de fase de la figura 4.31 que utiliza 84 vectores intermedios (mostrada tambin en la
figura 4.36). Por otro lado, el valor obtenido de THD para la figura 4.40 (31.83%)
sobrepasa el valor aceptado por la Norma Tcnica de Calidad de los Servicios
Elctricos Peruana (THD menor a 8%), por lo cual se deduce que esta modulacin
SVPWM utilizando 12 vectores intermedios no es la adecuada para emplear.
Finalmente, se puede afirmar, debido a los resultados obtenidos, que mientras se
utilicen ms vectores intermedios para generar las seales de salida de voltajes de
fase del inversor trifsico, las ondas de corriente alterna de salida tendrn una forma
ms senoidal y una menor distorsin armnica (THD y nmero de armnicos), pero el
nmero de conmutaciones de los semiconductores aumentar, lo que ocasiona
86

mayores prdidas por conmutacin. Por lo cual, se aconseja utilizar un mnimo de 36


vectores intermedios para generar las seales de salida del inversor, puesto que de
esa manera el nivel armnico disminuir en comparacin con la modulacin mostrada
que utiliza 12 vectores intermedios y las perdidas por conmutacin (nmero de
conmutaciones de los mosfets) sern menores en comparacin con la modulacin
mostrada que utiliza 84 vectores intermedios (utilizando una frecuencia fundamental
de 60 hertz). A continuacin se muestra los resultados de la modulacin utilizando 36
vectores intermedios para ratificar lo mencionado:

Figura 4.41 Seal de salida del Voltaje de Fase usando 36 vectores intermedios
Elaboracin propia

87


Figura 4.42 Seal de salida del Voltaje de Fase del Bloque Inversor usando 36 vectores intermedios
Elaboracin propia
En las figuras 4.41 y 4.42 se muestran las seales de salida de voltaje de fase del
Bloque del Filtro y del Bloque del Inversor respectivamente. Dichas seales tienen una
frecuencia fundamental de 60 hertz, una frecuencia de conmutacin de 2160 hertz y
utilizan 36 vectores intermedios para ser generadas (36 vectores = 2160Hz / 60 Hz).
Como se puede apreciar, se muestran tres seales cosenoidales desfasadas 120 una
de otra. Presenta una baja distorsin armnica y poco rizado, en comparacin con las
seales mostradas en las figuras 4.37 y 4.38 que utilizan 12 vectores intermedios para
ser generadas. A continuacin se muestra la transformada de Fourier de la primera
onda de corriente alterna cuadrada desfasada 0 de la figura 4.42, para as poder
evaluar el contenido armnico en el espectro de frecuencia:
88


Figura 4.43 FFT de la seal de salida del Voltaje de Fase (desfasada 0) del Bloque Inversor de la figura
4.42, usando 36 vectores intermedios
Elaboracin propia
Como se puede observar en la figura 4.43, se muestra un contenido armnico menor a
la seal que utiliza 12 vectores intermedios evaluada en la figura 4.39. El valor de THD
de la figura 4.43 es de 62.45%; dicho valor es menor al valor presentado por la figura
4.39 que es de 73.27%. La componente fundamental se encuentra en los +/- 60 hertz y
presenta un mdulo de 37989.2841. Se muestran agrupaciones de armnicos
centrados en las frecuencias mltiplos de la frecuencia de conmutacin de la seal.
Los armnicos ms resaltantes son los siguientes:
Orden del armnico (n) Frecuencia (Hertz) Magnitud/Mdulo (FFT)
34.092 2045.52 2678.082
36.972 2218.32 2347.8168
65.41 3924.74 1142.9724
76.72 4602.96 1298.136
90.9 5454 622.3308
104 6240 615.9156
180 10800 303.9336

Tabla 4.7 Los armnicos mas resaltantes de las agrupaciones de armnicos centradas en frecuencias
mltiplos de la frecuencia de conmutacin de la figura 4.43
Elaboracin propia
Estas agrupaciones de armnicos presentes en la seal, mostrados en la figura 4.43,
son eliminados por el filtro pasabajos de primer orden utilizado (Bloque del Filtro), para
89

as poder obtener la seal cosenoidal pura que muestra la figura 4.41. De esta
manera, se muestra a continuacin el espectro de frecuencia de la primera seal de
salida de voltaje de fase (desfasada 0) de la figura 4.41, para realizar el anlisis del
nivel de armnicos presentes:

Figura 4.44 FFT de la seal de salida del Voltaje de Fase (desfasada 0) del Bloque del Filtro de la figura
4.41, usando 36 vectores intermedios
Elaboracin propia
Como se aprecia en la figura 4.44, debido al filtro pasabajos, se eliminan la mayor
parte de los armnicos y de la distorsin armnica; logrando de esa manera un THD
de 5.15%, menor al THD de 31.83% que presenta la seal de salida que utiliza 12
vectores intermedios para ser generada de la figura 4.37 (evaluada en la figura 4.40).
El valor de THD obtenido en la figura 4.44 est dentro de lo aceptado por la Norma
Tcnica de Calidad de los Servicios Elctricos Peruana (menor a 8%). De esta forma,
en cuanto al nivel de distorsin armnica, se demuestra que la modulacin SVPWM
que utiliza 36 vectores intermedios para generar las seales de salida de voltaje de
fase del inversor, es adecuada para poder ser utilizada para baja o mediana potencia.
Por otro lado, la seal que utiliza 36 vectores intermedios presentar una menor
prdida por conmutacin en comparacin con la seal de salida del inversor que utiliza
84 vectores intermedios; esto se comprueba de la siguiente forma utilizando las
ecuaciones 2.2 y 4.8 respectivamente:
S6 :cctorcs intcrmcJios - 12 conmutocioncs = 4S2 conmutocioncs totolcs
90

Para el periodo 0.0167 segundos (36 vectores * (1/2160Hz)), el cual corresponde al


tiempo en el cual los 36 vectores intermedios conmutan para generar un periodo de la
seal de salida del inversor, los mosfets conmutan 432 veces. Ahora, para el periodo
de 0.1 segundos, mostrado en la figura 4.41 y 4.42, se necesitan la siguiente cantidad
de conmutaciones:
u.1
u.u167
- 4S2 = 2S87
Por ltimo, se observa que las seales de salida de voltaje de fase del inversor, que
utilizan 36 vectores intermedios para ser generadas, necesitan de 2587
conmutaciones por parte de los mosfets de potencia en un periodo de 0.1 segundos.
De esta manera, se comprueba que esta seal efecta menos conmutaciones que la
seal de salida que utiliza 84 vectores intermedios y, por lo cual, presenta una menor
prdida por conmutacin.
4.6 Desarrollo del Algoritmo de Control
Para poder obtener la secuencia de pulsos que necesita el inversor para lograr la onda
de salida trifsica, se necesita de un algoritmo que puede realizar esto a partir de los
datos de magnitud y ngulo del vector de referencia y de la seal de tiempo triangular
(rampa).
El cdigo del programa, hecho en base al diagrama del algoritmo de control (figura
3.4), lo primero que hace es identificar el sector donde se encuentra el vector de
referencia, permitiendo saber qu vectores directores adyacentes intervendrn en la
formacin de los vectores intermedios. Luego, calcula el tiempo de aplicacin de los
vectores activos y de los vectores nulos mediante la ecuacin Ec.2.1 (planteada en el
captulo 2). El tiempo de aplicacin de estos vectores es comparado con la seal de
tiempo triangular (seal portadora). Dependiendo de dicha comparacin, se genera la
secuencia de pulsos para la activacin o no del interruptor (dispositivo de
conmutacin). Por ltimo, esta secuencia es entregada al Bloque Inversor. De esta
manera es cmo funciona el programa desarrollado para conseguir una secuencia de
pulsos que permitirn al Inversor obtener la seal senoidal (Ver Anexo A-7).


91

4.7 Resultados y anlisis


Los primeros resultados mostrados son referentes al diseo de los drivers, el arreglo
de Mosfets y circuito esquemtico completo. Se puede observar los valores de cada
componente, de las tensiones y de las corrientes que circulan por cada circuito. Estos
valores se hallaron mediante clculos y hojas de datos de cada componente. Se tiene
experiencia con el manejo de estos dispositivos, por tal motivo los clculos realizados
y el diseo reflejan el verdadero comportamiento real de los circuitos. Como se quiere
trabajar a un potencia de 0.5 KW, con una batera de 12 voltios (Vdc), y por lo tanto la
corriente nominal ser de 41.6 amperios, se han utilizado Mosfets de potencia que
soporten esta cantidad de corriente y voltaje, por lo cual el arreglo de semiconductores
funcionara correctamente a plena carga. Los drivers para la activacin de los Mosfets
funcionan correctamente segn hoja de datos y la experiencia de haber trabajado con
componentes y diseos de este tipo. Por otro lado, como anteriormente se menciono,
en la salida del inversor trifsico diseado se deber conectar el transformador
elevador trifsico 5/220 Vac (750W) para entregar la tensin de 220 Vac a la carga, ya
que el nivel de voltaje RMS obtenido a la salida del inversor es de 5 voltios
aproximadamente (Voltaje real RMS es de 4.9 voltios y amplitud mxima del voltaje es
de 6.93 voltios, aproximadamente 7 voltios).
Despus se realiza la simulacin de la modulacin de ancho de pulso de Vector
Espacial, donde se puede observar los diversos bloques para desarrollar todo el
sistema. Se comprueba cmo a partir de una entrada de tres sinusoidales se genera la
secuencia de pulsos para la conmutacin de los semiconductores y se llega a obtener
a la salida del inversor una seal trifsica senoidal con frecuencia fundamental de 60
hertz, frecuencia de conmutacin de 5000 hertz, amplitud mxima de 7 voltios
aproximadamente (6.93 voltios=Vdc/S, siendo Vdc=12 voltios) y con menor distorsin
armnica. Se compara la seales senoidales de referencia con las seales de salida, y
se comprueba la similitudes entres ellas. Existe un pequeo desfase pero es debido al
filtro utilizado. Adems, se puede observa y analizar la seal de control (modulacin
PWM) y la seal de salida de los voltajes de fase antes del filtro. Asimismo, se analiza
los diversos armnicos presentes en la seal de salida sin filtrar mediante la
transformada de Fourier (FFT), en donde se observa que los armnicos ms
resaltantes estn centrados en regiones del espectro mltiplos de la frecuencia de
conmutacin. Al utilizar el filtro de primer orden diseado, se eliminan dichos
armnicos, logrando obtener la seal senoidal pura de voltaje de fase con una baja
92

distorsin armnica. Esta seal senoidal tambin es analizada mediante la FFT para
observar la disminucin de los armnicos; de esta forma se comprueba una de las
premisas que se planteo. Adems, se muestra la manera como se puede variar la
amplitud y la frecuencia de la seal de salida a partir de la variacin del ndice de
modulacin y de la frecuencia de las seales de entrada respectivamente. Por ltimo,
se muestra y se analiza (en el tiempo y en la frecuencia) dos seales de salida del
inversor originadas por un diferente nmero de vectores intermedios.
Cabe mencionar que la frecuencia de conmutacin utilizada para lograr una seal de
salida senoidal pura adecuada es de un mnimo de 2160 hertz (a una frecuencia
fundamental de 60 hertz), cumpliendo con los premisas planteadas en un inicio como
una baja distorsin armnica y un adecuado nivel de prdidas por conmutacin; pero
dicha frecuencia se encuentra an en la frecuencia audible, por lo cual, se sugiere
trabajar a una frecuencia de conmutacin mnima de 10K hertz para as evitar el ruido
de trabajo del inversor.
Finalmente se puede decir que con estas simulaciones y este diseo se puede
comprobar la eficiencia de este tipo de modulacin con respecto a todas las dems
usadas, vindose reflejado en su distorsin armnica y en el nivel de conmutacin.
Con el adecuado microcontrolador de procesamiento rpido (tipo DSP) se puede
lograr una conmutacin ms rpida de los mosfets, volviendo ms eficiente este tipo
de control y el ms adecuado para el control de los voltajes y las frecuencias de seal
de salida trifsica a niveles mayores de potencia.
4.8 Costos
En esta parte del documento se realiza un listado de los costos de los diversos
componentes que se utilizaran para la implementacin del inversor trifsico. Los
precios que se tomaron en cuenta son del mercado local y de la pgina de Digi-key.
N Parte Cantidad
Costo/unitario
aproximado (soles)
Costo (soles)
1 Mosfet IRFZ48N 6 6.5 39
2 Mosfet IRF4905PbF 6 9 54
3 TMS320C240 1 60.3 60.3
4
Resistencia (variadas)
1/4w
24 0.30 7.2
93

5 Resistencia de 1/2w 3 0.50 1.50


6 Resistencia de 1w 3 0.80 2.40
7 Resistencia de 5w 6 2 12
8 Capacitor 50V 6 2.20 13.20
9 Diodo de 250V 40A 6 2.80 16.80
10 Transistor 2n3904 6 2 12
11 Transistor BD233 6 2.5 15
12 Optoacoplador 4n35 6 1.5 9
13 Fusible 50A 1 5.6 5.6
14 Fusible 1A 1 2.5 2.5
15 Disipador 1 20 20
16 Cable #6 / 50 amperios 4 metros 10 40
17 Batera de 12v 80AH 1 562.4 562.4
18 Batera de 6v 4AH 1 25 25
19 Tarjeta Impresa 1 71.80 71.80
20 Transformador elevador 1 1400 1400
21 Costo de Diseo 45% del Costo 1066.37
22 Otros 10% del Costo 236.97
Total 3673.04

Tabla 4.8 Presupuesto de los componentes que se utilizan para desarrollar el Inversor Trifsico
Elaboracin propia
Cabe resaltar que para el Costo del Diseo se ha considerado el 45% del costo de los
componentes debido a que es una disposicin general o usual. Adems, se ha
considerado un 10% del costo total para gastos que se puedan presentar en el
transcurso de la implementacin.



94

CONCLUSIONES

1. Con los resultados obtenidos de la simulacin de la modulacin de ancho de
pulso de Vector Espacial (SVPWM), utilizando el programa Simulink del Matlab,
se puede observar que las seales de voltaje de fase de salida del inversor
trifsico son ondas muy similares a una senoidal con una baja distorsin
armnica.
2. De acuerdo a las simulaciones, al utilizar un mayor nmero de vectores
intermedios (reflejado en el alto periodo de conmutacin), se pudo lograr una
salida ms senoidal con un bajo contenido armnico; sin embargo, para formar
dichos vectores, el inversor debe efectuar un nmero mayor de conmutaciones
por parte de los Mosfets para as representarlos, ocasionando que las prdidas
por conmutaciones aumenten. Entonces, se tiene que evaluar el rendimiento
total que se obtiene con el funcionamiento con menor cantidad de vectores
intermedios, que si bien dar un contenido armnico mayor que el anterior,
tendr menos prdidas por conmutacin. Son dos criterios entre los cuales se
debe llegar a un compromiso para beneficio de la seal de salida.
3. Segn el anlisis efectuado del uso de diferentes nmeros de vectores
intermedios para generar los voltajes de fase de salida del inversor trifsico, se
debe emplear un mnimo de 36 vectores intermedios (para una frecuencia de
conmutacin de 2160 Hz y una frecuencia fundamental de 60 Hz), pues
presenta una seal de salida muy similar a una senoidal con un THD de 5.15%
(aceptable para la Norma Tcnica de Calidad de los Servicios Elctricos
Peruana) y un nmero de conmutaciones de 2587 (para 0.1 segundos) del
dispositivo de conmutacin. Al mostrar este valor de THD, la carga conectada
al inversor se ver mnimamente afectada por el nivel armnico.
4. Mediante las simulaciones mostradas se puede observar y comprobar que con
la tcnica SVPWM es relativamente fcil variar la tensin y la frecuencia de la
seal de salida pero requiere un elevado nmero de transformaciones al
momento de ser implementada, lo que repercute en un tiempo de clculo
elevado.


95

RECOMENDACIONES

1. En el caso de continuar con la investigacin, se recomienda que se implemente
el inversor trifsico utilizando la modulacin por Vector Espacial con un mnimo
de 36 vectores intermedios para una frecuencia fundamental de 60 hertz y una
frecuencia de conmutacin de 2160 hertz, puesto que las simulaciones
elaboradas de dicha tcnica muestran una seal de salida casi senoidal con
una baja distorsin armnica y un adecuado nmero de conmutaciones de los
dispositivos de conmutacin. Considerar que dicha frecuencia de conmutacin
se encuentra en la frecuencia audible; por lo cual, si se quiere evitarlo, se
sugiere trabajar a una frecuencia de conmutacin mnima de 10K hertz y, por lo
tanto, con 167 vectores intermedios.
2. Para implementar la modulacin SVPWM en controles ms complejos como es
el caso del control de motores asncronos, UPS, etc., se recomienda utilizar un
microcontrolador de procesamiento rpido como el DSP de la familia
TMS320C240xx, ya que disponen de unidades especficas de control SVPWM
que funcionan en paralelo con la CPU. Esto permitira un desarrollo ms simple
del algoritmo general de control y una ejecucin ms rpida. Dicho
microcontrolador es especialista en el desarrollo de este tipo de modulacin.
3. Si se busca incrementar el nivel de potencia del inversor, se deber considerar
realizar nuevos clculos para hallar los Mosfets que puedan trabajar
adecuadamente con los nuevos niveles de corriente y voltaje. Tambin deber
implementarse nuevos drivers, dependiendo de los datos elctricos de los
dispositivos de conmutacin.





96

BIBLIOGRAFA
[1] RASHID, Muhammad H.
2004 Electrnica de Potencia: Circuitos, Dispositivos y Aplicaciones. Tercera
Edicin.
Mxico: Pearson Educacin.
[2] HART, Daniel W.
2001 Introduccin a la Electrnica de Potencia. Primera Edicin.
Madrid: Prentice Hall.
[3] SOTORRO, P. J. y TRUJILLO, F. D.
Controlador Programable para Moduladores PWM [en lnea]
Departamento Tecnologa Electrnica. Escuela Universitaria Politcnica.
Universidad de Mlaga. [consultado 03/09/2009]
<http://www.euitt.upm.es/taee06/papers/S2/p55.pdf>
[4] BRETN SCHUWIRTH, Alberto Andrs.
2003 Diseo y Construccin de un Inversor Trifsico Multinivel de Cuatro
Etapas Para Compensacin Armnica y de Reactivos [en lnea]
[consultado 05/10/2009]
<http://www2.ing.puc.cl/power/paperspdf/dixon/tesis/Breton.pdf>
[5] ELECTRNICA UNICROM
Transistor bipolar o BJT [en lnea] [consultado 07/09/2009].
<http://www.unicrom.com/Tut_transistor_bipolar.asp>
[6] SOLUCIONES ENERGTICAS S.A.
2008 Manual de Usuario Inversor Senoidal MINIVERTER [en lnea] Madrid.
[consultado 10/08/2009]
<http://www.solener.com/s250.pdf>

97

[7] BOWES, S. R. y LAI, Y.


1997 The Relationship Between Space-Vector Modulation and Regular-
Sampled PWM. IEEE Trans. on Industrial Electronics. Vol. 44, N 5, pp.
670-679.
[8] HOLTZ, J.
1994 Pulse Width Modulation for Electronic Power Conversion, IEEE
Proceedings, Vol. 82 N 8, pp. 1194-1214.
[9] KAZMIERKOWSKI, M. y SULKOWSKI, W.
1991 A Novel Vector Control Scheme for Transistor PWM Inverter-Fed
Induction Motor Drive. IEEE Trans. on Industrial Electronics. Vol. 38, N1,
pp. 41-47
[10] BOYLESTAD, Robert L. y NASHELSKY, Louis
2003 Teora de Circuitos Y Dispositivos Electrnicos. Publicado por Pearson
Educacin. Pginas 245-252.
[11] SEGU CHILET, Salvador, GIMENO SALES, Francisco J., MASOT PERIS,
Rafael y ORTS GRAU, Salvador.
2003 Control Vectorial de Inversores Trifsicos. Departamento de Ingeniera
Electrnica. Universidad Politcnica de Valencia. Revista espaola de
electrnica -- No. 582 y No. 584-585
[12] MINISTERIO DE ENERGA Y MINAS
1987 Norma de autoproductores de energa elctrica y plantas elctricas de
emergencia [en lnea] [consultado 03/03/2010]
<http://www.minem.gob.pe/archivos/dge/legislacion/normas/dge008-p-3-
1987.pdf>



98

[13] MINISTERIO DE ENERGA Y MINAS


2006 Norma Tcnica de Calidad de los Servicios Elctricos Peruana. Decreto
Supremo N 020-97-EM [en lnea] [consultado 03/03/2010]
<http://www.minem.gob.pe/archivos/dge/publicaciones/compendio/ds020
97mod.pdf>
[14] Revista del futuro [en lnea] [consultado 25/05/2009]
2008 <http://www.revistafuturos.info/futuros19/energia1.htm>
[15] ROS, Felipe
2003 Diseo y Construccin de un Inversor Trifsico Multinivel [en lnea]
Santiago de Chile. [consultado 14/10/2009)
<http://www2.ing.puc.cl/power/paperspdf/dixon/tesis/Rios.pdf>
[16] TECNOLGICO DE MONTERREY
2007 Efectos de los Armnicos en los Sistemas Elctricos [en lnea] Mxico.
[consultado 20/10/2009]
<http://www.mty.itesm.mx/etie/deptos/ie/profesores/allamas/cursos/>
[17] GONZALEZ-LONGATT, Francisco
2004 Modulacin por Vector Espacial de Voltaje [en lnea] [consultado
15/10/2009 y 12/01/2011]
<http://www.fglongatt.org.ve/Reportes/RPT2004-04.pdf>
[18] TEXAS INSTRUMENTS EUROPE
1998 Field Oriented Control of 3-Phase AC-Motors [en lnea] [consultado
20/08/2009 y 15/01/2011]
<http://focus.ti.com.cn/cn/lit/an/bpra073/bpra073.pdf>



99

[19] VERNAV, Angel y GIBBONS, Roberto


2007 Control PWM Trifsico Primera Parte. Control Escalar del Motor
Asncrono (SPWM) [en lnea] Rosario (Argentina). [consultado
21/10/2009 y 05/02/2011]
<http://www.eie.fceia.unr.edu.ar/~potencia/CONTROL%20POR%20PW
M%20TRIFASICO%202.pdf>
[20] VERNAV, Angel y GIBBONS, Roberto
2007 Control PWM Trifsico Segunda Parte. Control Vectorial del Motor
Asncrono (SVM-FOC) [en lnea] Rosario (Argentina). [consultado
25/10/2009, 16/11/2009 y 26/01/2011]
<http://www.eie.fceia.unr.edu.ar/~potencia/CONTROL%20VECTORIAL.
pdf>
[21] GARCIA DE JALON, Javier, RODRIGUEZ, Jos Ignacio
2007 Aprenda Matlab 7.0 como si estuviera en primero
[22] CORDERO GARCA, Raymundo
2010 Simplificacin del algoritmo de modulacin SVPWM para un inversor de
dos niveles. Tesis (Ing.). Pontificia Universidad Catlica del Per.
Facultad de Ciencias e Ingeniera. Lima. 64 p.
[23] DIGIKEY CORPORATION
[en lnea] [consultado 18/11/2009] <http://www.digikey.com/>
[24] ELECTRNICA UNICROM
Filtro RC pasa bajo [en lnea] [consultado 17/02/2011]
<http://www.unicrom.com/Tut_filtroRCpasabajo.asp>
[25] NAVALPOTRO, Juan
2004 Analizadores de Espectro [en lnea] [consultado 04/03/2011]
<http://www.abacantodigital.com/docs/RF-
001_Analizadores_Espectro.pdf>
100

[26] TORRES P., Carlos Andrs y MURILLO Y., Duberney


2008 Diseo y Construccin de un Inversor Trifsico [en lnea] [consultado
19/04/2011 y 20/04/2011]
<http://www.utp.edu.co/php/revistas/ScientiaEtTechnica/docsFTP/951453
7-42.pdf>
[27] RODRGUEZ ORTIZ, Carlos Andrs
2004 Diseo e Implementacin de Prcticas para el laboratorio de electrnica
industrial: Inversor Monofsico. Tesis (Ing.). Pontificia Universidad
Javeriana. Facultad de Ingeniera. Departamento de Ingeniera. Bogot,
D.C. [en lnea] [consultado 20/04/2011 y 21/04/2011]
<http://www.javeriana.edu.co/biblos/tesis/ingenieria/tesis06.pdf>

NDICE



ANEXO A 1...2
ANEXO A 2...3
ANEXO A 3...7
ANEXO A 4.14
ANEXO A 5.15
ANEXO A 6.18
ANEXO A 7.19
ANEXO A 8.22
ANEXO A 9.23
ANEXO A 10...25
ANEXO A 11...28
ANEXO A 12...30
ANEXO A 13...39
ANEXO A 14...43
ANEXO A 15...45







ANEXO A - 1
Modulacin PWM
Modulacin por ancho de pulso nico: Slo hay un pulso en cada mitad de periodo y
el ancho del pulso es variado para controlar el voltaje de salida. La seal de control es
generada comparando una onda rectangular de referencia con una onda triangular [1].
Modulacin por ancho de pulso mltiple: El contenido de armnicos es reducido
usando varios pulsos en cada mitad de periodo. El encendido y apagado de los
transistores se realiza comparando una seal de referencia con una onda triangular.
La frecuencia de la seal de referencia determina la frecuencia de la seal de salida.
La frecuencia de la seal triangular determina el nmero de pulsos por medio ciclo [1].
Modulacin por ancho de pulso sinusoidal (SPWM): En vez de mantener los anchos de
los pulsos constantes, el ancho de pulso es proporcional a la amplitud de una onda
sinusoidal de referencia. El factor de distorsin es reducido significativamente
comparado al de mltiple modulacin. Este tipo de modulacin elimina todos los
armnicos menores o iguales a dos veces el nmero de pulsos por medio ciclo menos
uno [1].
Modulacin por ancho de pulso sinusoidal modificada: Los anchos de pulsos ms
cercanos al pico de la onda sinusoidal no cambian mucho al variar el ndice de
modulacin. Esto se debe a las caractersticas de una onda sinusoidal, y la tcnica de
SPWM se puede modificar para que se aplique la onda portadora durante los primeros
y ltimos intervalos de 60 por medio ciclo. Esta modulacin por ancho de pulso
sinusoidal modificada aumenta la componente fundamental y mejora sus
caractersticas armnicas. Reduce la cantidad de conmutacin de los dispositivos de
potencia, y tambin reduce las prdidas por conmutacin [1]



ANEXO A - 2
Definicin y proyeccin del Vector Espacial
El Vector Espacial es una herramienta muy til para realizar diversas aplicaciones de
control. En particular, la principal aplicacin para la cual se ha desarrollado el control
vectorial es la del control de motores trifsicos de induccin de corriente alterna. Por
eso es que se indica a continuacin la definicin y proyeccin del Vector Espacial con
respecto a dicha aplicacin [11].
El Vector Espacial aplicado al control de un motor trifsico de induccin, permite
separar las variables del motor de forma que se logra un control donde no influya la
velocidad ni el par, similar a un motor de corriente continua. Este vector es una
representacin de un sistema trifsico, ya sea de tensiones, corrientes, etc., que se
utiliza, principalmente, para controlar las corrientes del estator de un Motor de
Corriente Alterna (CA). Este control es basado en las proyecciones que transforma un
sistema trifsico dependiente del tiempo y de la velocidad en un sistema de dos
coordenadas invariante en el tiempo. Estas proyecciones llegan a una estructura
similar a la de un control de una mquina de Corriente Continua (CC), logrando as
que el control del motor de CA adquiera todas las ventajas de un control de motor de
CC, y, adems, se libere de los inconvenientes de la conmutacin mecnica.
Los voltajes, corrientes y flujos trifsicos de un motor de CA pueden ser analizados,
como se dijo anteriormente, en trminos de vectores espacio complejos. Con respecto
a las Corrientes (que tambin aplica a los Voltajes), el Vector Espacial puede ser
definido de la siguiente manera:
Asumiendo que i
u
, i
b
, i
c
son las corrientes instantneas en las fases del estator;
entonces el vector de corriente complejo del estator i
s
es definido por:
i
s
= i
u
+ oi
b
+o
2
i
c

Donde o = c
]
2
3
n
y o
2
= c
]
4
3
n
, representa los operadores espaciales. El siguiente
diagrama muestra el vector espacial complejo de corriente del estator:


Figura 1. Vector Espacial de corriente del estator
Donde (a,b,c) son las ejes del sistema trifsico. Este vector espacial de corriente
representa un sistema trifsico sinusoidal. Pero la representacin de este vector
espacial (vector representado por el sistema de tres ejes) an necesita ser
transformada en un sistema de dos coordenadas invariante en el tiempo (vector
espacial deber ser representado solo por dos coordenadas). Esta transformacin
puede dividirse en dos pasos:
- (a,b,c)(,): La Transformacin de Clarke, cuya salida es un sistema de dos
coordenadas variante en el tiempo.
- (,)(d,q): La Transformacin de Park, cuya salida es un sistema de dos
coordenadas invariante en el tiempo.
Transformacin de Clarke: Proyeccin (a,b,c)(,)
La transformacin Clarke consiste en que el Vector Espacial puede ser representado
en otro marco de referencia con solo dos ejes ortogonales llamados y . Asumiendo
que el eje a y el eje estn en la misma direccin, tenemos el siguiente diagrama
del vector:




5





Figura 2. Vector Espacial de corriente y los componentes en y
La proyeccin que modifica el sistema trifsico en el sistema de dos dimensiones
ortogonales y es el siguiente:
- i
Su
= i
u

- i
S[
=
1
3
i
u
+
2
3
i
b

Entonces obtenemos un sistema de dos coordenadas pero que an depende del
tiempo y de la velocidad [18].
Transformacin de Park: Proyeccin (,)(d,q)
La Transformacin Park consiste en que modifica el sistema ortogonal de dos fases en
el Marco de Referencia Rotacional d y q. Si consideramos el eje d alineado con el
flujo del Rotor, el siguiente diagrama muestra, para el vector de corriente, la relacin
entre los dos marcos de referencia:


Donde es la posicin del flujo del rotor. Los componentes del flujo y del rotor del
vector de corriente son determinados por las siguientes ecuaciones:
Figura 3. Vector Espacial de corriente el estator y los componentes en y y los componentes en marco
de referencia rotacional d y q

- i
Sd
= i
Su
cos 0 +i
S[
sin0 (componente de Flujo)
- i
Sq
= -i
Su
sin0 +i
S[
cos 0 (componente de Torque)
Estos componentes dependen de los componentes del vector de corriente y , y de
la posicin del flujo del rotor . Si conocemos la correcta posicin del flujo del rotor,
entonces, mediante esta proyeccin, los componentes d y q se vuelven constantes; ya
que se tendra un marco de referencia rotacional que girar o rotar con la posicin del
vector espacial y segn la posicin del flujo del rotor, teniendo as un eje de dos
coordenadas ortogonales fijo con respecto a la posicin del vector espacial [18].
De esta manera obtenemos un sistema de dos coordenadas con las siguientes
caractersticas:
- Sistema de dos coordenadas invariante en el tiempo.
- Con la componente del flujo i
Sd
y la componente del torque i
Sq
, el control
directo del torque es posible y fcil.
As se logra que el vector espacial, que representa un sistema trifsico, lo haga dentro
de un sistema de dos coordenadas y que no dependa del tiempo [18].

ANEXO A - 3
Modulacin del Vector Espacial
Conceptualmente consiste en generar nuevos vectores con los 8 que entrega el
inversor, lo cual se logra reduciendo el tiempo de accin de los 6 vectores activos fijos
intercalando tiempos muertos con los vectores nulos.
Esta accin se lleva a cabo en cada sextante con los dos vectores activos que
encierran al mismo y los dos vectores nulos.
Definimos:
- Vn: tensin nominal del motor
- fo: frecuencia nominal del motor
- Vref: tensin de salida para la velocidad fijada (o la frecuencia fref)
- fref: frecuencia de la tensin de salida fref = 1/T (para la velocidad fijada)
- mv: ndice de modulacin de tensin mv = Vref / E
- T: perodo para un giro completo de 360 del vector
- Ts: perodo de muestreo, es el tiempo total para generar un vector,
- ta: tiempo que permanece activo el primer vector director del sextante
- tb: tiempo que permanece activo el segundo vector director del sextante
- to: tiempo de duracin del vector Vo
- t7: tiempo de duracin del vector V7
- Kd: Constante de discretizacin de la senoide: es la cantidad de puntos que se
fijan sobre el crculo inscripto en el hexgono para obtener la onda de tensin
de salida senoidal referenciada a dicha cantidad de puntos y por tanto es la
cantidad de vectores que se fijan en el perodo T
Por ejemplo, para el sentido de giro antihorario dado a los sextantes de la fig.1-a, el
primer vector del sextante I ser V1 y el segundo ser V2, en cambio para el sentido
horario el primer vector del mismo sextante ser V2 y el segundo V1.

V
2
Sector I
Sector II
Sector III
Sector IV
Sector V
Sector VI
V1= 2/3 E
V2 V3
V5
V6
Real
Imag.
30
Vmax
V1
V2
V
Vo o V7
Ta/Ts
Tb/Ts
( a )
( b )
Vo =V7
u

Fig. N 1: a) Ubicacin de los vectores espaciales en el plano complejo.


b) Vector V del sector I, modulado entre V1, V2 y Vo
La fig.1-b muestra como se obtiene un cierto vector V < Vmax en el sextante I.Su
valor (V) y posicin (| ) estn determinados por la duracin de V1 y V2 fijados por la
relacin ta/Ts y tb/Ts respectivamente, Por tanto ste ser un vector modulado y
quedar separado del prximo vector por un tiempo muerto.
Este vector significa que la tensin fase-neutro de salida del inversor puede
representarse por:

Vo
Ts
To
V
Ts
Tb
V
Ts
Ta
V + + = 2 1 (Para el sextante I es: Ta = T1 y Tb =
T2)

Es decir que durante el tiempo T1/Ts en la carga se aplica la tensin V1, durante
T2/Ts la tensin V2 y durante To/Ts no se aplica tensin.
Los tiempos de duracin de cada vector no son arbitrarios sino que siguen una ley
definida por las siguientes expresiones (9) para lograr la onda senoidal de salida:

tb ta to Ts
Sen Ts
E
Vref
tb
Sen Ts
E
Vref
ta
+ + =
=
=
) ( . . 3
)
3
( . 3
|
|
t
(9)

El ngulo | es el que corresponde a la ubicacin de cada vector a generar en cada


sextante y en consecuencia es necesario fijar previamente el nmero de vectores (Kd)
que se adoptarn, con lo cual queda fijado el nmero de puntos de referencias en el
crculo inscripto, es decir que se debe discretizar la senoidal pretendida.
Cuanto ms puntos se ubiquen mejor ser la tensin de salida, con un menor
contenido armnico, pero debemos tener en cuenta que el inversor para cada punto
debe generar un vector haciendo una serie de combinaciones con sus llaves.
Podramos pensar en discretizar la senoidal en 360, es decir crear 360 vectores por
perodo, lo que da 360 pulsos por perodo y 18.000 pulsos de salida por segundo (en
50Hz), Esto trae aparejado una cantidad muy elevada de conmutaciones para el
inversor y en consecuencia deben calcularse las prdidas por conmutacin de los
transistores de potencia, (las cuales, en estos equipos son las ms elevadas respecto
a las restantes prdidas) y evaluar si realmente se obtiene un rendimiento total que
supere a un funcionamiento con menor cantidad de puntos que si bien dar un
contenido armnico mayor que el anterior, tendr menos prdidas por conmutacin..
Por el contrario la cantidad mnima de vectores a generar, es duplicando los 6 vectores
del funcionamiento en six-step, obtenindose 12 vectores ubicados a 30 entre s, pero
no se obtendr el funcionamiento esperado de un PWM.
Para una operacin simple y demostrativa, adoptamos 24 vectores por perodo, o sea
4 vectores por sextante ubicados a 15 entre s como se ve en fig.15.
La ubicacin de estos vectores y la secuencia de conmutacin necesaria para crear
los patrones de las seales de disparo para cada sextante, determinar la duracin (ta,
tb, to) de cada vector director.

10

Existen varios tipos de secuencia patrones que se pueden implementar (las ms


conocidas son cuatro), aqu presentaremos una secuencia simtrica respecto a la
ubicacin de los vectores nulos (llamada Symmetrical placement of zero vectors) para
la generacin de los pulsos patrones, como muestra la fig.14 para el sextante I.
La simetra de la secuencia con respecto Ts/2, se logra tomando la mitad de los
tiempos respectivos en cada mitad de Ts.
Puede verse que el vector nulo est ubicado en el origen; medio y final de cada
secuencia en forma simtrica, se indican adems los vectores directores que
intervienen en el sextante I para generar los 4 vectores de dicho sextante.
Debe tenerse presente que el inversor puede entregar solamente un estado de
conmutaciones por vez, es decir que a la carga llega un solo valor de tensin base V1,
V2, V3, V4, V5, V6, Vo o V7 por vez, luego esta secuencia para los pulsos patrones
requiere la aplicacin de siete vectores directores (fig.1) con10 conmutaciones de
llaves, 5 aperturas y 5 cierres para generar un solo vector.
to/4 ta/2 tb/2
to/4 tb/2 ta/2 to/4
Ts/2 Ts/2
Ts
to/4
Vo V1 V2 V7 V2 V1 Vo V7
S1
S3
S5
to/4 tb/2
Vo V3

Fig. N 1: Pulsos patrones de conmutacin del sextante I para los gates del inversor,
en el modo Secuencia Simtrica de los vectores nulos.

11

V
2
Sector I
Sector II
Sector III
Sector IV
Sector V
Sector VI
V1= 2/3 E
V2 V3
V4
V5
V6
Real
Imag.
Vo =V7
Vmax
Vref
u

Fig.N 2: Discretizacin de la senoide en 24 puntos.

Para los otros cinco sextantes se podra adoptar una secuencia similar a la del
sextante I, pero esto introduce mayor cantidad de conmutaciones.
Una operacin de mnimas conmutaciones y reducido contenido armnico se logra
cambiando el orden de los vectores de los sextantes pares (II IV y VI), as para el
sextante II, el vector director V3 comienza la secuencia en lugar de V2. El resultado
de la secuencia para el sextante II es que las llaves S1 y S3 en fig.15 intercambian sus
formas mientras que S5 se mantiene igual. En el sextante III, S3 mantiene la forma del
II, mientras que S1 Y S5 las intercambian.
Las figuras de las secuencias para los seis sextantes se pueden deducir de la
siguiente tabla:
Sextante I II III IV V VI
Ta V1 V3 V3 V5 V5 V1
Tb V2 V2 V4 V4 V6 V6

Tabla N 1: Secuencia de los vectores directores para cada sextante

12

Como se ve, el tiempo ta afecta a las tres llaves superiores del inversor y tb a las tres
inferiores, cada vector director interviene en dos sextantes contiguos, mientras que Vo
se ubica siempre en el comienzo y final de cada vector y V7 en el centro.
Precisamente, estos datos de secuencia y discretizacin se debern ingresar al
programar del DSP.
Cuando operamos con los valores nominales del motor, fijaremos la velocidad nominal
o la frecuencia nominal fo como la frecuencia de referencia fref, con lo cual el circuito
de control calcular Vref = Vn para dar la Cupla nominal. La modulacin en este
caso se produce con los 24 vectores de mxima magnitud (Vmax), que describen el
crculo inscripto en el hexgono, a su vez el valor de Vmax interviene en las ecuac.9
que dan los tiempos de duracin de cada vector director.
Cuando queremos operar a una velocidad menor, se fija la misma con fref (o con rpm,
segn se haya programado) y el modulador entregar una tensin proporcional Vref
para mantener la relacin Vn/fo constante. Nuevamente esta operacin la realiza el
modulador con las ecuaciones 9, es decir que al ser menor Vref resultan menores los
tiempos ta y tb. El vector resultante en forma grfica se ve en la fig 2.
Un ejemplo clarificar estos conceptos:
Sea un motor con los siguientes datos:
Vn = 3*380V fo = 50Hz velocidad = 3000 rpm
El puente rectificador entrega E = 537V. El valor mximo del vector modulado es
Vmax = 310V
Luego los valores nominales del motor se corresponden con Vmax.
Para una discretizacin de 24 puntos tenemos:
Frecuencia de los pulsos que entrega el inversor por fase: fp = 24 * 50 = 1200 Hz
Se desea una velocidad de 1500 rpm, a Cupla constante. Luego se fijar fref = 25Hz
en el tablero de comando.

13

El modulador calcular Vref = 310/2 = 155V (que se corresponden con 3*190V en el


motor)
Para el primer vector del sextante I, ubicado a 7,5 de V1 resulta:
ms to
ms tb ta to Ts
ms Sen Sen Ts
E
Vref
tb
ms Sen Sen Ts
E
Vref
ta
4484 , 0 0544 , 0 3305 , 0 8333 , 0
8333 , 0
1200
1
0544 , 0 ) 5 , 7 (
1200
1
537
155
3 ) ( . . 3
3305 , 0 ) 5 , 7 60 (
1200
1
537
155
3 )
3
( . 3
1
1
= =
= = + + =
= = =
= = =
|
|
t

Luego el primer pulso de cada sextante (6 pulsos en total) tendr estos tiempos, pero
con los vectores de la tabla 1.
Para el ltimo vector del sextante I, ubicado a 52,5 de V1 es:
ms to
ms tb ta to Ts
ms Sen Sen Ts
E
Vref
tb
ms Sen Sen Ts
E
Vref
ta
4484 , 0 3305 , 0 054 , 0 8333 , 0
8333 , 0
1200
1
3305 , 0 ) 5 , 52 (
1200
1
537
155
3 ) ( . . 3
054 , 0 ) 5 , 52 60 (
1200
1
537
155
3 )
3
( . 3
4
4
= =
= = + + =
= = =
= = =
|
|
t

Luego todos los ltimos vectores de los 6 sextantes identificados con la tabla 1 tendrn
estos tiempos. De igual manera se calculan los tiempos para los dos vectores que
restan.
Puede notarse la simetra que presentan los tiempos calculados, coincidentes con la
simetra secuencial adoptada en los pulsos patrones, independientes de los vectores
directores a los cuales se aplican.

14

ANEXO A - 4
Eficiencia de la SVPWM sobre la tensin continua
El mdulo mximo del vector, como se vio anteriormente es

Mientras que en el control escalar, se pudo ver que la mxima tensin de salida se
logra para el ndice de modulacin m = 1, es decir cuando la amplitud de las
referencias senoidales (Ar) igualan a la amplitud de la portadora triangular (Ap), esto
es, cuando dichas amplitudes tienen el valor E/2.

Fig.N 1: Comparacin entre el SVPWM y el PWM Senoidal respecto al aprovechamiento
del bus de continua
Este valor, al solo efecto de compararlo con el anterior, se lo puede ubicar con Vsen =
E/2 como muestra la fig.13. donde el crculo de Vmax es mayor que el de Vsen.
Por tanto se aprecia que el control vectorial aprovecha mejor la tensin de continua E
que el control escalar, en la relacin:

Esto significa que para un mismo motor, el control vectorial brinda un 15,5 % ms de
tensin y por tanto la corriente ser menor en el mismo porcentaje.

15

ANEXO A - 5
Programas utilizados
Matlab
Dentro de los programas con los que se cuenta actualmente para trabajar en
matemticas aplicadas e ingeniera, est el programa MATLAB (nombre abreviado de
MATrix LABoratory), que ha venido incrementando su popularidad en los ltimos aos,
debido a su gran versatilidad, ya que cuenta con una gran cantidad de funciones que
pueden ser usadas por los trabajadores de diversas reas y, adems, es por s mismo
un lenguaje de programacin que permite crear nuevas y mejores aplicaciones. Este
es un programa para realizar clculos numricos con vectores y matrices. Como caso
particular puede trabajar con nmeros escalares (tanto reales como complejos), con
cadenas de caracteres y con otras estructuras de informacin ms complejas. Una de
las capacidades ms atractivas es la de realizar una amplia variedad de grficos en
dos y tres dimensiones.
Para ciertas operaciones es muy rpido, cuando puede ejecutar sus funciones en
cdigo nativo con los tamaos ms adecuados para aprovechar sus capacidades de
vectorizacin. En otras aplicaciones resulta bastante ms lento que el cdigo
equivalente desarrollado en C/C++ o Fortran.
Sin embargo, MATLAB siempre es una magnfica herramienta de alto nivel para
desarrollar aplicaciones tcnicas, fcil de utilizar y aumenta significativamente la
productividad de los programadores respecto a otros entornos de desarrollo.
MATLAB dispone de un cdigo bsico y de varias libreras especializadas (toolboxes).
Simulink
Simulink es una extensin de MATLAB para la simulacin de sistemas dinmicos. Al
ser un entorno grfico, resulta bastante sencillo de emplear. Este programa es una
herramienta interactiva para modelar, simular y analizar sistemas dinmicos. Nos
permite construir diagramas de bloque grficos, evaluar el rendimiento del sistema y
refinar sus diseos. Simulink es la herramienta a escoger para el diseo de sistemas
de control, diseos DSP, diseos de sistemas de comunicaciones y otras aplicaciones
de simulacin. Como una extensin de Matlab, Simulink adiciona muchas

16

caractersticas especficas a los sistemas dinmicos, mientras conserva toda la


funcionalidad de propsito general de Matlab. As, no es completamente un programa
separado de Matlab, sino un anexo a l. El ambiente de Matlab est siempre
disponible mientras se ejecuta una simulacin en Simulink.
El Programa Simulink tiene dos fases de uso: la definicin del modelo y el anlisis del
modelo. La definicin del modelo significa construir el modelo a partir de elementos
bsicos construidos previamente, tal como, integradores, bloques de ganancia o
servomotores. El anlisis del modelo significa realizar la simulacin, linealizacin y
determinar el punto de equilibrio de un modelo previamente definido.
Simulink puede simular cualquier sistema que pueda ser definido por ecuaciones
diferenciales continuas y ecuaciones diferenciales discretas. Esto significa que se
puede modelar sistemas continuos en el tiempo, discretos en el tiempo o sistemas
hbridos. Este programa usa diagramas de bloques para representar sistemas
dinmicos. Mediante una interface grfica con el usuario se pueden arrastrar los
componentes desde una librera de bloques existentes y luego interconectarlos
mediante conectores y alambre.
Eagle Versin 5.6.0
EAGLE es un potente editor de grficos y esquemas para el diseo de placas con PC.
El nombre es un acrnimo que significa Easily Aplicables Geografic Layout Editor
(EAGLE). El programa consta de tres principales mdulos: Layout Editor, Schematic
Editor y Autorouter; los cuales esta en la misma interfaz de usuario.
El programa posee un panel de control a partir del cual se puede generar o editar un
circuito terico (archivos .sch), un circuito impreso (archivos .pcb) y una librera de
componentes (archivos .lbr)
De esta manera el programa permite dibujar circuitos y generar cada una de las caras
de un circuito impreso como as tambin plantilla de perforaciones y mscaras de
soldadura.
Caractersticas Generales:
- Sensibles a la funcin de ayuda de contexto
- Sin proteccin de copia por hardware

17

- Mltiples ventanas para el board, esquemtico y de libreras


- Idioma de usuario de gran alcance
- Editor de texto integrado
- Disponible para Windows, Linux y Mac
- rea mxima de dibujo 1.625 x 1.625 mm (64 x 64 pulgadas)
- Resolucin 1/10.000 mm (0.1 micras)
- Rejilla en mm o en pulgadas
- Hasta 255 capas a colores definidos por el usuario
- Edicin de libreras sencilla
- Visor de libreras con potentes funciones de bsqueda
- Distincin entre las caractersticas de una misma familia
- Generacin de grficos de salida as como fabricacin y pruebas con el
procesador CAM











18

ANEXO A - 6
Microcontrolador DSP TMS320C240
Las caractersticas principales del DSP son las siguientes:
- Tres temporizadores que producen tres bases de tiempos para generar seales
de salida, que pueden ser independientes, sincronizadas o temporizadas entre
ellas. Cada base de tiempo tiene 6 modos diferentes simtricos o asimtricos.
- 12 salidas PWM, que permiten operar en los 4 cuadrantes, en control SVPWM.
- Incluye un tiempo muerto de proteccin que se intercala en cada conmutacin
de los dos transistores ubicados sobre la misma rama, programable de 50 a
100us. Este tiempo muerto es imprescindible para evitar los cortocircuitos que
se produciran si los dos transistores de una rama conducen al mismo tiempo
(mientras se cierra uno y el otro an no se abri). Cabe resaltar que este
tiempo no tiene ninguna relacin con los tiempos de no conduccin de los
vectores nulos, y est relacionado nicamente con el funcionamiento correcto
del inversor.
- Entradas-capture de seales.
- Un mdulo QEP para procesar la seal de realimentacin de velocidad
proveniente de un encoder.
- puertos I/O de 8 Bit.
- Un mdulo temporizador de guarda para la Interrupcin en tiempo real.
- Interfase de Comunicacin Serie (SCI) para la comunicacin entre esta CPU y
otros perifricos no sincronizados.
- Interfase Serie de Perifricos Sincrnicos (SPI) de alta velocidad para la
comunicacin externa o con otro microcontrolador.
- 28 pins independientes I/O programables.
- Todas las rutinas de control pueden hacerse en lenguaje C con un
ensamblador o en assembler con representacin numrica de precisin fija.
- Cada bloque se encuentra interconectado a travs de los Buses de
direccionamiento que permiten utilizar todos los recursos digitales necesarios
para cada funcin.

19

ANEXO A - 7
Cdigo de Programacin

%Cdigo de Matlab para generar las Funciones de Conmutacin
%Entradas: Magnitud (u1), ngulo (u2) y seal de tiempo de rampa (onda
%triangular) para comparacin (u3)
function[sf]=modul(u)
ts=0.0002;
vdc=1;
peak_phase_max=vdc/sqrt(3);
x=u(2);
y=u(3);
mag=(u(1)/peak_phase_max)*ts; %ndice de modulacin*ts

%sector I
if (x>=0)&(x<pi/3) % se analiza cada sector para saber si el vector de
ta=mag*sin(pi/3-x); %referencia esta en dicho sector
tb=mag*sin(x);
t0=(ts-ta-tb);
t1=[t0/4 ta/2 tb/2 t0/2 tb/2 ta/2 t0/4];
t1=cumsum(t1);
v1=[0 1 1 1 1 1 0];% se configura la secuencia de pulsos del sector I
v2=[0 0 1 1 1 0 0];
v3=[0 0 0 1 0 0 0];
for j=1:7
if (y<t1(j))% se compara para producir los pulsos
break
end
end
sa=v1(j);%se entrega el valor de pulso a las variables de salida
sb=v2(j);
sc=v3(j);
end
% de ac para adelante se repita lo mismo solo que para cada sector
%sector II
if (x>=pi/3)&(x<2*pi/3)
adv=x-pi/3;
tb=mag*sin(pi/3-adv);
ta=mag*sin(adv);
t0=(ts-ta-tb);
t1=[t0/4 ta/2 tb/2 t0/2 tb/2 ta/2 t0/4];
t1=cumsum(t1);
v1=[0 0 1 1 1 0 0];
v2=[0 1 1 1 1 1 0];
v3=[0 0 0 1 0 0 0];
for j=1:7
if (y<t1(j))
break
end
end
sa=v1(j);
sb=v2(j);
sc=v3(j);
end

%sector III
if (x>=2*pi/3)&(x<pi)

20

adv=x-2*pi/3;
ta=mag*sin(pi/3-adv);
tb=mag*sin(adv);
t0=(ts-ta-tb);
t1=[t0/4 ta/2 tb/2 t0/2 tb/2 ta/2 t0/4];
t1=cumsum(t1);
v1=[0 0 0 1 0 0 0];
v2=[0 1 1 1 1 1 0];
v3=[0 0 1 1 1 0 0];
for j=1:7
if (y<t1(j))
break
end
end
sa=v1(j);
sb=v2(j);
sc=v3(j);
end

%sector IV
if (x>=-pi)&(x<-2*pi/3)
adv=x+pi;
tb=mag*sin(pi/3-adv);
ta=mag*sin(adv);
t0=(ts-ta-tb);
t1=[t0/4 ta/2 tb/2 t0/2 tb/2 ta/2 t0/4];
t1=cumsum(t1);
v1=[0 0 0 1 0 0 0];
v2=[0 0 1 1 1 0 0];
v3=[0 1 1 1 1 1 0];
for j=1:7
if (y<t1(j))
break
end
end
sa=v1(j);
sb=v2(j);
sc=v3(j);
end

%sector V
if (x>=-2*pi/3)&(x<-pi/3)
adv=x+2*pi/3;
ta=mag*sin(pi/3-adv);
tb=mag*sin(adv);
t0=(ts-ta-tb);
t1=[t0/4 ta/2 tb/2 t0/2 tb/2 ta/2 t0/4];
t1=cumsum(t1);
v1=[0 0 1 1 1 0 0];
v2=[0 0 0 1 0 0 0];
v3=[0 1 1 1 1 1 0];
for j=1:7
if (y<t1(j))
break
end
end
sa=v1(j);
sb=v2(j);
sc=v3(j);
end

21


%sector VI
if (x>=-pi/3)&(x<0)
adv=x+pi/3;
tb=mag*sin(pi/3-adv);
ta=mag*sin(adv);
t0=(ts-ta-tb);
t1=[t0/4 ta/2 tb/2 t0/2 tb/2 ta/2 t0/4];
t1=cumsum(t1);
v1=[0 1 1 1 1 1 0];
v2=[0 0 0 1 0 0 0];
v3=[0 0 1 1 1 0 0];
for j=1:7
if (y<t1(j))
break
end
end
sa=v1(j);
sb=v2(j);
sc=v3(j);
end
sf=[sa, sb ,sc]; %finalmente, las salidas son las variables sa, sb sc,
%que entregan la secuencia de pulsos (seal de control) para los
%Mosfets.

22

ANEXO A - 8
Tabla del Disipador marca Semikron, Modelo P39










23

ANEXO A 9
Normas nacionales y estndares internacionales de calidad de energa
El Gobierno del Per ha designado al Ministerio de Energa y Minas (MINEM) como la
autoridad competente encargada de promover, dirigir y ejecutar proyectos de
electrificacin rural basados en el uso de energas renovables no convencionales. En
este contexto, el Ministerio de Energa y Minas, a travs de la Direccin General de
Electricidad, ha emitido la Norma Tcnica de Calidad de los Servicios Elctricos
Peruana cuya ltima modificacin ha sido aprobada por Decreto Supremo 026-2006-
EM.
El titulo quinto de la Norma Tcnica de Calidad de los Servicios Elctricos Peruana
determina la calidad del producto en base a las transgresiones de las tolerancias
permitidas en los niveles de tensin, frecuencia y perturbaciones en los puntos de
entrega.
Esta norma establece un periodo de medicin minino de siete das calendarios
continuos, con excepcin de la frecuencia cuya medicin es permanente durante el
periodo de control. En cada periodo de medicin son promediados los valores
instantneos medidos en intervalos de quince minutos para la tensin y la frecuencia y
en intervalos de diez minutos para las perturbaciones.
Para la tensin entregada en un intervalo de medicin k de quince minutos, la
norma seala como indicador a la diferencia (Vk ) entre la media de los valores
eficaces medidos en el punto de entrega (V k ) y el valor de la tensin nominal (V N )
del mismo punto expresado en porcentaje de la tensin nominal.

De acuerdo a la norma, la tolerancia admitida para las tensiones entregadas es de
5,0% y de 7,5% en servicios calificados como urbano-rurales y/o rurales. Se
considera que la energa elctrica es de mala calidad, si la tensin se encuentra fuera
del rango de tolerancias permitidas por un tiempo superior al cinco por ciento del
periodo de medicin.

24

Respecto a la frecuencia entregada, el indicador principal es el que mide las


variaciones sostenidas de frecuencia como un porcentaje de la frecuencia nominal.
Este indicador esta definido para un intervalo de medicin k de quince minutos de
duracin, como la diferencia (fk ) entre la media de los valores instantneos de
frecuencia medidos en el punto de entrega (f k ) y el valor de la frecuencia nominal (f N
) del mismo punto expresado en porcentaje de la frecuencia nominal. La tolerancia
admitida para las variaciones sostenidas de frecuencia es de 0,6%.

Se considera que la energa elctrica es de mala calidad, si las variaciones sostenidas
de frecuencia se encuentran fuera del rango de tolerancias permitidas por un tiempo
acumulado al uno por ciento del periodo de medicin. Respecto a las perturbaciones,
la norma controla la presencia de las tensiones armnicas y del Flcker. Para las
armnicas existen dos indicadores de calidad, el factor de distorsin armnica total
(THD) y el factor armnico de la n-sima armnica (HF n ).
Estos indicadores se evalan separadamente en cada intervalo de medicin de diez
minutos y son definidos de acuerdo a las siguientes frmulas:

En estas frmulas, V n es el valor eficaz de la tensin de la n-sima armnica
expresada en voltios y V1 es el valor eficaz de la componente fundamental de la
tensin nominal expresada en voltios. Para el clculo de los indicadores de calidad y
las tolerancias la norma considera desde la segunda hasta la cuadragsima armnica.
La tolerancia del indicador THD es de ocho por ciento para media y baja tensin.

25

ANEXO A - 10
Sobremodulacin
En la sobremodulacin, el vector de referencia sigue una trayectoria circular que
ampla los lmites del hexgono. Las partes del crculo dentro del hexgono usan las
mismas ecuaciones de la modulacin vectorial para determinar los tiempos de
aplicacin de los vectores directores y vectores nulos para representar el vector
intermedio (ta, tb y to). Sin embargo, las partes del crculo exteriores al hexgono
estn limitadas por los linderos del mismo, como se muestra en la grfica 1, y los
estados correspondientes de tiempo ta,tb y to se pueden determinar de la siguiente
manera:
to = Is -
S - cos 0 -sin0
S - cos 0 -sin0

tb = Is
2 - sin 0
S - cos 0 +sin 0

to = Is - to -tb

26


Figura 1. Sobremodulacin
El ndice de modulacin mximo (m) para la modulacin vectorial es m
mux
= 2S.
Para 0<m<1, el inversor opera con SVPWM normal y para m>=2S opera totalmente
en el modo de salida de seis escalones. En esta operacin el inversor slo se conmuta
a los seis vectores directores, minimizando con ello la cantidad de conmutaciones en
determinado tiempo. Para 1<m<2S, el inversor funciona en sobremodulacin, que
se suele usar como paso de transicin entre las tcnicas SVPWM y la operacin de
seis escalones. Aunque la sobremodulacin permite ms utilizacin del voltaje de
entrada de corriente continua que las tcnicas normales de modulacin vectorial, da
como resultado voltajes de salida no sinusoidales, con alto grado de distorsin, en
especial a baja frecuencia de salida.
Observacin:
Usualmente se considera que el ndice de modulacin (m) opera en un rango de
0<=m<=1, pues relaciona la amplitud deseada con la mxima amplitud alcanzada en la
regin lineal. No obstante, en textos avanzados y como consenso mundial para los

27

expertos en el tema, el ndice de modulacin se compara con la amplitud para una


onda cuadrada (que se logra en la modulacin de seis pasos o six-step). En ese caso:
m =
omplituJ JcscoJo con cl SIPwH
2 - IJcn

Reemplazando la amplitud deseada por la amplitud mxima del vector de referencia, el
ndice de modulacin mximo para el SVPWM en la modulacin lineal es:
m =
u.S77 - IJc
2 - IJcn
= u.9u7
El valor m=0.907 es el valor mximo de ndice de modulacin en la regin lineal que
se encuentra en libros y artculos de alto nivel.
Sin embargo, el concepto de un ndice de modulacin que trabaje en 0<m<1 para
operar en la regin lineal, es tambin correcto siempre que se declare los fundamentos
del clculo para ello.









28

ANEXO A - 11
Secuencia de conmutacin
Utilizando la modulacin SVPWM simtrica (alineacin simtrica de la secuencia de
pulsos de disparo) se presenta la secuencia de conmutacin (seales de control) de
los tres dispositivos de conmutacin superiores del inversor por periodo de
conmutacin en los seis sectores del hexgono, para as poder formar los vectores
intermedios pertenecientes a cada sector.

Figura 1. Secuencia de conmutacin para los interruptores superiores en los 6 sectores
Como se muestra en la figura 1, en cada periodo de conmutacin del inversor existirn
tres estados diferentes, dos de ellos correspondientes a dos vectores directores (no
nulos) y el tercero a un vector nulo, de esta forma se obtendr el vector intermedio (en
cada periodo de conmutacin se forma un vector intermedio)
Las figuras de las secuencias de conmutacin para los seis sextantes se pueden
deducir de la siguiente tabla:

29

Sextante I II III IV V VI
ta V1 V3 V3 V5 V5 V1
tb V2 V2 V4 V4 V6 V6

Tabla N 1: Secuencia de los vectores directores para cada sextante


Como se ve, el tiempo ta (tiempo de aplicacin del vector director activo Va para el
sector elegido) afecta a las tres interruptores superiores del inversor y el tiempo tb
(tiempo de aplicacin del vector director activo Vb para el sector elegido) afecta a los
tres interruptores inferiores. Cada vector director interviene en dos sextantes
contiguos, mientras que el vector nulo Vo se ubica siempre en el comienzo y final de
cada vector intermedio formado y el vector nulo V7 se ubica en el centro.

30

ANEXO A - 12
A continuacin se muestra las simulaciones de los drivers para los Mosfets IRFZ48N e
IRF4905P con cargas resistivas e inductivas a diversos niveles de corriente, para
comprobar su correcto funcionamiento.
Se utiliza como seal de entrada un generador de pulsos (PWM) cuyo pulso elevado
es de 5 voltios, con un duty cycle de 50% y un periodo de 20m segundos. Se ha usado
una fuente de 5 voltios para energizar la parte de control del driver y una fuente de 12
voltios para energizar la parte de potencia del mismo.
Simulacin del Driver para Mosfet IRFZ48N
Primero, se muestra la simulacin del driver con una carga resistiva para diferentes
valores de resistencia.

Driver para el Mosfet IRFZ48N para la carga resistiva
Resistencia de 12 y corriente en la carga de 1A:

31


Seal de voltaje que muestra la activacin y desactivacin del mosfet para una carga resistiva de 12

Seal de corriente que atraviesa la carga resistiva de 12
Resistencia de 2 y corriente en la carga 6A:

Seal de voltaje que muestra la activacin y desactivacin del mosfet para una carga resistiva de 2

32


Seal de corriente que atraviesa la carga resistiva de 2
Segundo, se muestra la simulacin del driver con una carga inductiva R-L con
diferentes valores de resistencia.

Driver para el Mosfet IRFZ48N para la carga inductiva R-L
Inductancia de 1mH, resistencia de 12 y corriente de 1A:

33


Seal de voltaje que muestra la activacin y desactivacin del mosfet para una carga inductiva

Seal de corriente que atraviesa la carga inductiva R-L
Inductancia de 1mH, resistencia de 2 y corriente de 6A:

Seal de voltaje que muestra la activacin y desactivacin del mosfet para una carga inductiva

34


Seal de corriente que atraviesa la carga inductiva R-L
Simulacin del Driver para Mosfet IRF4905P
Primero, se muestra la simulacin del driver con una carga resistiva para diferentes
valores de resistencia.

Driver para el Mosfet IRF4905P para la carga resistiva
Resistencia de 12 y corriente en la carga de 1A:

35


Seal de voltaje en la carga resistiva de 12 debido a la activacin y desactivacin del mosfet

Seal de corriente que atraviesa la carga resistiva de 12
Resistencia de 2 y corriente en la carga de 6A:

Seal de voltaje en la carga resistiva de 2 debido a la activacin y desactivacin del mosfet

36


Seal de corriente que atraviesa la carga resistiva de 2
Segundo, se muestra la simulacin del driver con una carga inductiva R-L con
diferentes valores de resistencia.

Driver para el Mosfet IRF4905P para la carga inductiva R-L
Inductancia de 1mH, resistencia de 12 y corriente de 1A:

37


Seal de voltaje en la carga inductiva R-L debido a la activacin y desactivacin del mosfet

Seal de corriente que atraviesa la carga inductiva R-L
Inductancia de 1mH, resistencia de 2 y corriente en la carga de 6A:

Seal de voltaje en la carga inductiva R-L debido a la activacin y desactivacin del mosfet

38


Seal de corriente que atraviesa la carga inductiva R-L














39
ANEXO A - 13
Representacin del Vector Espacial
La representacin vectorial con vectores espaciales se basa en la forma en que se
puede representar todo sistema compuesto por tres magnitudes x
1
, x
2
y x
3

(dependientes del tiempo) y que en un marco de referencia bidimensional cumplen con
la relacin de la ecuacin Ec.1
x
1
(t) +x
2
(t) + x
3
(t) = u
En los sistemas elctricos trifsicos equilibrados, estas tres magnitudes representan
corrientes, tensiones, etc. [11]
En un sistema trifsico de tensiones a cuatro hilos, las tensiones de las tres fases
respecto al neutro verifican la relacin de la Ec.1, pudindose expresar de la siguiente
forma:
:
R
(t) +:
S
(t) + :
1
(t) = u
Las tres tensiones de un sistema trifsico equilibrado de cuatro hilos (tres fases
simples) se pueden representar en un marco de referencia bidimensional a-b mediante
tres vectores espaciales desfasados entres si 120, tal y como se muestra en la
siguiente figura:

Figura 1 Marco referencial bidimensional a-b
Fuente: Segu (2003)
En la figura 1 se observa que sobre el plano bidimensional a-b se han distribuido las
tres componentes de un sistema trifsico I

R
, I

S
, I

1
desfasadas entre s 120, haciendo
que coincida la componente I

R
con el eje de las abscisas, para que se tenga un
Ec.1

40

desfase de 0 con el eje de referencia, y de esta manera, se simplifique las ecuaciones


que describen a cada una de las tensiones simples (de fase):
:
R
(t) = I
]mux
sin(wt)
:
S
(t) = I
]mux
sin(wt -0) Ec.2
:
1
(t) = I
]mux
sin(wt - 20)
donde =120 y I
]mux
representa el valor mximo de la seal.
Entonces, teniendo que la evolucin temporal de las 3 tensiones de un sistema
trifsico es el siguiente:

Figura 2 Evolucin temporal de 3 tensiones trifsicas
Fuente: Segu (2003)
Se observa que, en la anterior figura, se han marcado tres instantes de tiempo
(t
0
, t
1
, t
2
) en los que se tiene en cada una de ellos, una terna de valores diferentes de
las tensiones instantneas. La figura 3 muestra las tres tensiones simples (tensiones
de fase) en estos tres instantes en el sistema de referencia a-b y la evolucin temporal
del vector suma o resultante.

Figura 3 Estado del Vector suma
Fuente: Segu (2003)
La composicin vectorial nos muestra cmo un sistema trifsico de tensiones
:
R
(t), :
S
(t) y :
1
(t), que son los valores instantneos de las tensiones equilibradas por
fase, se reduce a un nico vector que representa la suma vectorial en cada instante de

41

tiempo, I

(t). Este es el Vector Espacial complejo resultante, que gira con una
frecuencia w alrededor del origen en sentido antihorario. La expresin del vector
resultante es la siguiente:
I

(t) =
2
3
(I

R
+ I

S
c
]120
+I

1
c
]240
) Ec.3
Donde 2/3 representa el factor de escala aplicado al vector resultante para la
invariancia de la potencia de cada fase.
En lo que respecta a un sistema trifsico de 3 hilos de tensiones compuestas
(tensiones de lnea), el desarrollo anterior puede hacerse de forma equivalente para
estos sistemas, tomando en cuenta que cada tensin compuesta es la diferencia entre
dos tensiones simples (de fase) y que se verifica la ecuacin Ec.1:
I

RS
= I

R
- I

S
= :
RS
(t) = I
Lmux
sin(wt +
n
6
)
I

S1
= I

S
- I

1
= :
S1
(t) = I
Lmux
sin(wt -
n
2
)
I

1R
= I

1
- I

R
= :
1R
(t) = I
Lmux
sin(wt +
5n
6
)
:
RS
(t) + :
S1
(t) + :
1R
(t) = u
Adems se cumple que I
Lmux
= SI
]mux

En la figura 4 se muestra una representacin espacial de los vectores
correspondientes a las tensiones de lneas y a las tensiones de fase de un sistema
trifsico de tensiones equilibradas. Se puede apreciar como todo el sistema de
tensiones compuestas es el mismo que el de tensiones simples pero desfasado 30 y
con distinto mdulo.

Figura 4 Representacin de tensiones compuestas y simples
Fuente: Segu (2003)

42

El Vector Espacial resultante que representa al sistema trifsico de tensiones


compuestas para cualquier instante de tiempo es el siguiente:
I

(t) =
2
3
(:
RS
+ :
S1
c
]120
+ :
1R
c
]240
) Ec.4
Para expresar este vector en trminos de dos componentes y expresarlo en forma
compleja, se parte de la siguiente ecuacin:
I

(t) = I

u
(t) + ]I

[
(t)
Que corresponde a la parte real e imaginaria del vector espacial. Entonces utilizando
la frmula de Euler (c
]p
= cosp +]sinp) y desarrollando la ecuacin Ec.4, se obtiene
que las componentes real e imaginaria del vector resultante del sistema trifsico son:
I

u
(t) = I
Lmux
sin(wt +
n
6
) (real)
I

[
(t) = -I
Lmux
cos(wt +
n
6
) (imaginaria)
Entonces se deduce que el vector espacial resultante viene expresado por la ecuacin
Ec. 5:
I

(t) = I
Lmux
c
](wt-
n
3
)
Ec.5
Con esta expresin, se consigue una composicin vectorial en el plano complejo de un
sistema trifsico, obteniendo un nico vector giratorio representativo de dicho sistema
[11].






43

ANEXO A-14
Variacin de Amplitud y Frecuencia mediante la modulacin SVPWM
A continuacin se vara el ndice de modulacin para obtener una salida de tensin
con una amplitud de voltaje diferente:

Figura 1 Seal de salida con una amplitud de voltaje menor
Elaboracin propia
En la figura 1 se muestra la seal de salida del inversor con una amplitud de 3.46
voltios aproximadamente (seal azul). Para variar el voltaje de la tensin de salida, se
modifico el ndice de modulacin (m), es decir, el coeficiente entre el mdulo del vector
de referencia y el valor mximo posible de voltaje del vector de referencia, el cual, para
este caso, equivale a 0.5 (m=3.46 / 6.93). De esta manera se comprueba la facilidad
para conseguir un voltaje variable (voltajes diferentes) con este tipo de modulacin.
Seguido, se modifica la frecuencia de las seales de entrada para obtener una salida
de tensin trifsica (onda azul) con una diferente frecuencia fundamental a la de 60
hertz:

44


Figura 2 Seal de salida con una frecuencia de 100 hz.
Elaboracin propia
Como se su puede observar, se consigue variar la frecuencia muy fcilmente al
cambiar la frecuencia de las seales de entrada. En la figura 2 se muestra una salida
trifsica de 100 hz., comparando con la figura 4.36 (figura presente en el trabajo de
Tesis) se puede observar la diferencia de frecuencias. En la figura 2, en un rango de
0.02 segundos, hay una mayor presencia de la seal de tensin a comparacin de la
figura 4.36, esto es debido a que la seal de la figura 2 tiene una frecuencia de 100
Hz, como se menciono anteriormente. Cabe mencionar que debido al cambio de
frecuencia fundamental se debe cambiar la frecuencia de corte del filtro a causa del
criterio utilizado para su diseo. La nueva frecuencia de corte es 150 hertz. Seguido se
explica cmo se obtiene dicha frecuencia:
Frccucncio unJomcntol - 1.S = Frccucncio Jc cortc Jcl iltro
Entonces,
1uubz - 1.S = 1Subz
Frccucncio Jc cortc Jcl iltro = 1Subz

45

Por lo tanto, la frecuencia de corte es w


c
= 2 - n - 1Subz = 942.48 roJs, la constante
de tiempo del filtro es 1.06m segundos (
1
w
c
) y la constante de ganancia es la misma
(k = 1.16).
ANEXO A 15
Hojas de datos
A continuacin se muestra las hojas de datos.

You might also like