You are on page 1of 13

UNIVERSIDAD NACIONAL DEL CENTRO DEL PER FACULTAD DE INGENIERA DE SISTEMAS

INFORME DE LABORATORIO
NOMBRE DEL LABORATORIO: comparador, codificador, decodificador, decodificador de 7 segmentos, multiplexor y demultiplexor.

1. MATERIALES A UTILIZAR: En este laboratorio como parte del estudio acerca de los circuitos comparadores, codificadores, decodificadores, multiplexores, y demultiplexores, vamos a emplear para el montaje del circuito los siguientes materiales: 5 Protoboard Resistencias de 220,100,1k circuitos integrados 7485, 74138, 7447, 74148, 74139, 74153. 1 fuente de 5V Cables dips switch de 4 y 2 entradas 1 display de siete segmentos LEDs de colores Software multisim 12.0

LABORATORIO VIRTUAL: Previo al montaje del circuito utilizando los materiales antes mencionados, realizaremos una simulacin del circuito, para ello utilizaremos el programa multisim 12.0. SIMULACIN DEL COMPARADOR:

SIMULACIN DEL CODIFICADOR: ELECTRNICA DIGITAL

UNIVERSIDAD NACIONAL DEL CENTRO DEL PER FACULTAD DE INGENIERA DE SISTEMAS

SIMULACIN DEL DECODIFICADOR:

SIMULACIN DEL DECODIFICADOR BCD DE 7 SEGMENTOS:

ELECTRNICA DIGITAL

UNIVERSIDAD NACIONAL DEL CENTRO DEL PER FACULTAD DE INGENIERA DE SISTEMAS

SIMULACIN DEL MULTIPLEXOR:

SIMULACIN DEL DEMULTIPLEXOR:

COMPARADOR Un circuito comparador combinatorio compara dos entradas binarias (A y B de n bits) para indicar la relacin de igualdad o desigualdad entre ellas por medio de "tres banderas lgicas" ELECTRNICA DIGITAL

UNIVERSIDAD NACIONAL DEL CENTRO DEL PER FACULTAD DE INGENIERA DE SISTEMAS

que corresponden a las relaciones A igual B, A mayor que B y A menor que B. Cada una de estas banderas se activara solo cuando la relacin a la que corresponde sea verdadera, es decir, su salida ser 1 y las otras dos producirn una salida igual a cero.

CIRCUITO INTEGRADO 7485 El circuito integrado 7485 es un comparador de 4 bits, es decir, se lleva a cabo la comparacin de dos nmeros de 4 bits. Adems, cuenta con 3 entradas sealadas A = B, A> B y A <B, que autoriza el ajuste en cascada de varios circuitos comparadores del mismo tipo. As, se puede comparar el nmero de 8, 12, 16 bits .... de visualizacin de 7 segmentos

CODIFICADOR Un codificador es un dispositivo lgico que recibe informacin por su entrada y la traduce a un cdigo, el cual depende del tipo de codificador. Tienen una serie de patillas de entrada de ELECTRNICA DIGITAL

UNIVERSIDAD NACIONAL DEL CENTRO DEL PER FACULTAD DE INGENIERA DE SISTEMAS

las cuales slo una se activa, apareciendo el nmero de la patilla activada a la salida en el

cdigo correspondiente: Aiken, decimal, BCD CIRCUITO INTEGRADO 74LS148 Construido con la tecnologa TTL es un circuito codificador de octal a binario con prioridad, esto quiere decir que cuando varias entradas (dgitos de la base octal) estn activas, slo se realizar la codificacin del dgito de mayor valor numrico. Este integrado utiliza lo lgica negativa ya que para que una entrada sea activa debe estar en estado BAJO, y para ver los resultados de tal manera que podamos interpretarlos correctamente debemos realizarla negacin cada una de las salidas. DIAGRAMA LGICO DE UN CODIFICADOR DE OCTAL A BINARIO 74LS148 CON PRIORIDAD:

EI H L 0 X H

TABLA DE VERDAD DEL INTEGRADO: 1 X H 2 X H ENTRADAS 3 4 X X H H 5 X H 6 X H 7 X H A2 H H A1 H H SALIDAS A0 GS H H H H E0 H L

ELECTRNICA DIGITAL

UNIVERSIDAD NACIONAL DEL CENTRO DEL PER FACULTAD DE INGENIERA DE SISTEMAS

L L L L L L L L

X X X X X X X L

X X X X X X L H

X X X X X L H H

X X X X L H H H

X X X L H H H H

X X L H H H H H

X L H H H H H H

L H H H H H H H

L L L L H H H H

L L H H L L H H

L H L H L H L H

L L L L L L L L

H H H H H H H H

DECODIFICADOR Un decodificador es un circuito combinacional cuya caracterstica fundamental es que, para cada combinacin de las entradas, slo una de las salidas tiene un nivel lgico diferente a las dems. Este circuito realiza la operacin inversa a la de un codificador de datos y es anloga a la de un demultiplexor, pero sin entrada de informacin Circuito integrado 74138 Este componente decodifica los valores hasta un mximo de 8 salidas. Esto es ideal para aplicaciones con memorias de 1Byte Esquema interno

DECODIFICADOR DE BCD A 7 SEGMENTOS

ELECTRNICA DIGITAL

UNIVERSIDAD NACIONAL DEL CENTRO DEL PER FACULTAD DE INGENIERA DE SISTEMAS

MULTIPLEXOR Un MULTIPLEXOR (MUX) es un circuito combinacional que selecciona una entrada y la transfiere a la salida. La seleccin de la entrada, o dato, se realiza segn un conjunto de valores de las variables de control. Poseen por tanto, n entradas de seleccin, para 2n entrada de datos, proporcionando dos salidas: una para el dato directo y otra para el dato negado. CIRCUITO INTEGRADO 74151 El integrado 74LS151 construido con la tecnologa TTL es un circuito multiplexor de 8 entradas de seleccin, 3 entradas de control, 1 entrada enable que debe estar a nivel bajo para que el circuito pueda cumplir su funcin de multiplexor, dos salidas(

ELECTRNICA DIGITAL

UNIVERSIDAD NACIONAL DEL CENTRO DEL PER FACULTAD DE INGENIERA DE SISTEMAS

y ) y sus fuentes de energa . El siguiente esquema explica mejor lo dicho anteriormente: DIAGRAMA DE CONEXIN DEL INTEGRADO 74LS151:

TABLA DEL INTEGRADO 74LS151: Entradas Seleccin B X 0 0 1 1 0 0 1 1

DE VERDAD

Salidas A X 0 1 0 1 0 1 0 1 Inhibicin 1 0 0 0 0 0 0 0 0 Y 0 1

C X 0 0 0 0 1 1 1 1

ELECTRNICA DIGITAL

UNIVERSIDAD NACIONAL DEL CENTRO DEL PER FACULTAD DE INGENIERA DE SISTEMAS

El integrado 74LS42 es un circuito que posee las funciones de multiplexor y decodificador de 10 salidas, sin embargo para el presente laboratorio solo se utilizaran 8 salidas. Un circuito demultiplexor como lo es el 74LS42 opera de manera inversa a la de un circuito multiplexor, es decir mientras que este ofrece como resultado el valor de la entrada de seleccin indicado por el switch de control, el circuito demultiplexor indica la entrada de seleccin a la que pertenece el resultado que se observa en la salida del multiplexor. DIAGRAMA DE CONEXIN DEL DEMULTIPLEXOR 7442:

Del diagrama anterior, ya que el circuito 74LS42 se emplea tambin como decodificador entonces para cumplir la funcin de demultiplexacin las entradas A0, A1 y A2 pueden ser consideradas como entradas de control, y la entrada restante A3 como la entrada de datos que viene del multiplexor. Ya que para este laboratorio solo usaremos ocho salidas tenemos siguiente tabla de verdad: D 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1 TABLA DE VERDAD DEL CIRCUITO DEMULTIPLEXOR 74LS42: C B A 0 1 2 3 4 5 6 7 0 0 0 0 1 1 1 1 1 1 1 0 0 1 1 0 1 1 1 1 1 1 0 1 0 1 1 0 1 1 1 1 1 0 1 1 1 1 1 0 1 1 1 1 1 0 0 1 1 1 1 0 1 1 1 1 0 1 1 1 1 1 1 0 1 1 1 1 0 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 1 1 1 0 0 0 0 1 1 1 1 1 1 1 1 0 0 1 1 1 1 1 1 1 1 1 0 1 0 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 1 1 1 0 0 1 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1

ELECTRNICA DIGITAL

UNIVERSIDAD NACIONAL DEL CENTRO DEL PER FACULTAD DE INGENIERA DE SISTEMAS

DEMULTIPLEXOR Un demultiplexor es un circuito combinacional que realiza la funcin inversa de un multiplexor, es decir, expande un circuito de una sola seal de entrada a varias seales de salida: 2n. La informacin se redirige a una sola salida. La seleccin de la salida especfica es controlada por la combinacin de bits de n lneas de seleccin o control.

CIRCUITO INTEGRADO 74139 Posee una alta velocidad CMOS DUAL SEGUNDA LNEA A LNEA DE CUATRO DECODER / demultiplexor fabricado en silicio puerta C2MOS tecnologa. Tiene el mismo rendimiento a alta velocidad de LSTTL combinado con el consumo de potencia real CMOS baja. La entrada activa de habilitacin bajo se puede utilizar para la inyeccin o como una entrada de datos para aplicaciones de demultiplexacin. Si bien la entrada de habilitacin est en alto, todos cuatro salidas son altas independientemente de las otras entradas.Todas las entradas estn equipadas con circuitos de proteccin contra descargas estticas y exceso de voltaje transitorio.

ELECTRNICA DIGITAL

UNIVERSIDAD NACIONAL DEL CENTRO DEL PER FACULTAD DE INGENIERA DE SISTEMAS

COMENTARIOS: Comparador COMENTARIOS:

En el software hemos ubicado el esquema del circuito integrado 74LS85A, por consiguiente se utiliz el programa MULTISIM, del cual hemos capturado la imagen. Para demostrar el funcionamiento del circuito comparador hemos utilizado en vez de LEDs probadores lgicos ( LOGIC PROBE ) ELECTRNICA DIGITAL

UNIVERSIDAD NACIONAL DEL CENTRO DEL PER FACULTAD DE INGENIERA DE SISTEMAS

Conclusiones: El circuito integrado 74LS85A es un comparador de dos nmeros de cuatro bits de entrada cada uno. Los comparadores de dos nmeros de mayores nmeros de bits se construyen a partir de la unin de varios circuitos comparadores en cascada del tipo 74LS85A fabricados con la tecnologa TTL. Los circuitos integrados que estn siendo utilizados en cada uno de estos laboratorios estn enmarcados en la clasificacin de circuitos MSI. El programa WINBREADBOARD es bastante dinmico y real, sin embargo tiene algunas limitaciones para los usuarios avanzados.

Codificador

Comentarios: Como se puede notar en el diagrama lgico del circuito, este hace uso de la lgica negativa ya que las entradas se activan cuando estn a un nivel BAJO, de igual manera las salidas tambin se niegan por lo que para una lectura correcta del resultado que deseamos tenemos que utilizar tres compuertas inversoras a las salidas. De igual manera como se vio en laboratorios anteriores por ejemplo en el caso del circuito sumador y del circuito comparador, es posible hacer trabajar varios circuitos integrados en cascada para codificar una mayor cantidad de nmeros en el sistema octal. De manera general se en las codificaciones las cantidades de entradas y de salidas estn relacionadas con la siguiente expresin , donde N: nmero de entradas y n: nmero de salidas.

Conclusiones: Los codificadores con prioridad son aquellos circuitos integrados que presentan la particularidad de que cuando varias entradas se activan al mismo tiempo, solo se va a codificar la entrada que tenga mayor valor numrico

Decodificador Conclusiones: ELECTRNICA DIGITAL

UNIVERSIDAD NACIONAL DEL CENTRO DEL PER FACULTAD DE INGENIERA DE SISTEMAS

Como se puede notar en el diagrama lgico del circuito, este hace uso de la lgica negativa ya que las entradas se activan cuando estn a un nivel BAJO, de igual manera las salidas tambin se niegan por lo que para una lectura correcta del resultado que deseamos tenemos que utilizar inversores a las salidas.

Conclusiones: La codificacin que realiza el integrado 74LS147 ser de aquella entrada que tenga el mayor valor numrico siempre en cuando se encuentre en nivel BAJO (L) sin tomar en cuenta que las dems entradas se encuentren en nivel ALTO (H) o BAJO (L).

Multiplexor

Comentarios: En vez de utilizar el circuito 74LS154, podemos utilizar el circuito 74LS42 que realiza adems de la funcin de decodificacin, la funcin de demultiplexacin en donde convierte la entrada que ingresa por la terminal D en un valor lgico que sale por la terminal que le corresponde a la entrada de seleccin que est sealada por el switch de control.

Conclusiones: ) que tiene el multiplexor 74LS151, cumplen la misma finalidad pero en Las dos salidas ( situaciones opuestas, es decir cuando se quiere indicar valores lgicos 0 se usa , mientras que cuando se desea indicar valores lgicos 1 se usa

ELECTRNICA DIGITAL

You might also like