You are on page 1of 8

Segunda Generacin ETC Chipset Low-Cost/Low-Power Electronic Toll Collection (ETC) Chipset Desarrollado con base en las tecnologas

nicas de Sony Un sistema que requiere previamente un conjunto de chips de cuatro chips ahora se implementa con slo dos fichas Bajo coste rea de montaje reducido De primera clase de la industria de rendimiento de baja potencia

Fotografa 1 de dos chips ETC Chipset (CXA3344ER / CXG1132AER) ETC de Japn (sistema de cobro electrnico de peajes) es un sistema de cobro de peaje peaje automtico para las carreteras de peaje que no requiere a los conductores a detenerse. La unidad de ETC en el coche se comunica de forma inalmbrica con una antena de carretera en 5,8 GHz y paga el peaje requerido. El uso del sistema ETC reduce los atascos de trfico en las estaciones de peaje reduciendo as el escape de automviles y la contaminacin acstica asociada con los atascos de trfico. El uso de ETC para los vehculos particulares se inici en 2001 y hasta febrero de 2005, el ratio de adopcin ha superado el 30%. An ms

generalizada adopcin se espera en el futuro. Sony ha aprovechado al mximo las tecnologas que ha desarrollado a lo largo de los aos en el rea de RF para desarrollar chipsets ETC desde el inicio del desarrollo del sistema ETC y se ha ganado una gran parte de la ETC en -car mercado unidad. El CXA3344ER y CXG1132AER se presenta en este artculo son productos que fueron desarrollados recientemente como un chipset ETC segunda generacin. Mediante la implementacin de dos chips de un sistema que anteriormente requera cuatro chips, estos productos pueden reducir tanto los costos como el rea de montaje de productos finales. Otro punto es que a medida que ms y ms componentes electrnicos han llegado a ser utilizado en los coches, hay una creciente demanda de reduccin de el consumo de energa en esos componentes. Mientras que la primera generacin de chips de Sony es un sistema de bajo consu mo para su tiempo, este conjunto de chips de segunda generacin reduce el consumo de corriente en un 26% durante la transmisin y en un 42% durante la recepcin, logrando de esta manera la clase superior de la industria de rendimiento de baja potencia. ETC Chipset Informacin general Visin general del sistema ETC ETC El sistema se asigna a la banda de 5,8 GHz y utiliza la transmisin (ETC en el automvil unidad ETC puerta) y recepcin (ETC puerta ETC unidad en el automvil) las frecuencias que estn separadas por 40 .. MHz. Durante la transmisin, despus de la seal de oscilador local generada por circuitos doblador PLL, VCO, y es modulada por un modulador ASK, que la seal es amplificada por un amplificador de potencia para accionar la antena.

Durante la recepcin, despus de la entrada de seal desde la antena es amplificada por un bajo nivel de ruido amplificador, se convertida bajndola en frecuencia de 40 MHz usando una seal de oscilador local. Esta seal es demodulada ASK en el bloque IF. Dado que estos dispositivos manejan la alta frecuencia de 5,8 GHz, la mayora de los bloques que operaban en esa banda de frecuencia fueron fabricados en un proceso de GaAs. ETC estructura chipset Una caracterstica importante de este nuevo desarrollo de ETC- chipset es que a diferencia de los cuatro chips requeridos para el chipset anterior, este conjunto de chips slo requiere dos. Figura 2 muestra las estructuras tanto de la anterior conjunto de chips de cuatro chip y el recientemente desarrollado conjunto de chips de dos chips. Mientras que en el conjunto de chips antes de la SI (RSSI, limitador y mantenimiento de picos) se implementa en el CXA3304N, el PLL se implementa en el CXA3314ER y el VCO y doblador se implementan en el CXG1133ER, en el nuevo chipset, el CXA3344ER integra el funciones de los tres de estos dispositivos. Al mismo tiempo, el CXG1132AER fue desarrollado como un bajo consumo de energa versin del CXG1132ER.As, el CXA3344ER y la CXG1132AER implementar un chipset ETC completa con slo dos fichas. rea de montaje reducido Pasar de una estructura de cuatro fichas a la estructura de dos chips reducido el rea de montaje por 27%. (Ver figura 3). Adems, la reduccin del nmero de fichas que significa que el costo del chipset en su conjunto puede ser considerado a un mnimo. *: El rea de montaje se calcula como la suma de las reas de los paquetes de chips. energa ms baja Para reducir el consumo de energa en el CXA3344ER y la CXG1132AER, Sony utiliza sus tecnologas nicas para reducir la potencia en cada circuito del dispositivo semiconductor. Como resultado, este chipset reduce el consumo de

corriente en un 26% durante la transmisin y en un 42% durante la recepcin, logrando de esta manera la clase superior de la industria de rendimiento de baja potencia.(Ver figura 3).

IF / PLL / VCO / doblador (CXA3344ER) Funciones de los tres chips integrados en un chip El CXA3344ER se fabrica en el ltimo proceso de SiGe BiCMOS . La clave para implementar SI, PLL, VCO, y las funciones de doblador en un solo chip estaba en descubrir cmo implementar el VCO y doblador, los cuales .. se realizaron previamente mediante un proceso de GaAs, en el proceso de SiGe BiCMOS. En este IC, tomamos la 5.8 GHz bloque lo ms simple posible, y diseado los circuitos para aprovechar al mximo las capacidades de los dispositivos SiGe BiCMOS. Consumo de energa reducido el VCO y el doblador son los bloques con mayor consumo de corriente. Se adopt un

nuevo mtodo para estos bloques y sus circuitos se optimizaron con respecto a los otros bloques, lo que resulta en una reduccin total en el consumo de energa para el IC como un todo. Figura 4 muestra las estructuras de la VCO y doblador. En el mtodo anterior, despus de una seal de 2,9 GHz fue generado por el VCO, que la seal se amplific mediante un amplificador de tampn. En el doblador, la armnica secundaria (5,8 GHz) de la seal de 2,9 GHz se gener mediante la amplificacin y la distorsin de la seal de 2,9 GHz. Despus de eso, la seal de 5.8 GHz era de salida mediante la eliminacin de la componente de 2,9 GHz con un filtro de eliminacin de banda (BEF). Este mtodo, sin embargo, implica una secuencia compleja de circuitos hasta el punto de la 5,8 GHz es de salida y requiere potencia proporcional a la complejidad. Para resolver este problema, Sony desarrollado un nuevo circuito que convierte directamente el 2,9 GHz seal diferencial generada por el VCO a 5,8 GHz. Este nuevo sistema tiene como resultado una reduccin del 43% del consumo total de corriente del VCO y doblador en comparacin con el mtodo anterior. circuito de ajuste de nivel de salida automtico Dado que el nivel de la seal de salida de 5,8 GHz es utilizado por el CXG1132AER como el local de la seal del oscilador, es deseable que haya un mnimo de cambios en el nivel de salida con variaciones de fabricacin y las fluctuaciones de temperatura. Para reducir este tipo de variaciones de la produccin, la CXA3344ER incluye un circuito de ajuste de nivel de salida automtica. En este mtodo, el nivel de salida se ajusta automticamente mediante el hecho de que la corriente de accionamiento doblador y el nivel de salida estn correlacionados. En realidad, un circuito artificial (dummy doblador) se utiliza y el VCO se controla de manera que la corriente de accionamiento es la misma como valor de referencia para supervisar la corriente de

accionamiento ncleo doblador. Esto hace que sea posible para mantener el nivel de salida de precisin de 2,5 dB, independientemente de las variaciones de fabricacin o cambios de temperatura. Adems, el circuito est diseado de modo que el ajuste del nivel de salida se puede ajustar con una resistencia externa (Rext). (Vase la figura 5.) Esto hace que sea posible ajustar el nivel de salida a un valor ptimo para la aplicacin del cliente.

/ Amplificador de energa de LNA / Mixer (CXG1132AER) Desarrollo de un transceptor RF del IC para ETC Sony entr en el mercado de telefona celular de RF MMICs frontales a principios de 1990. Desde entonces, Sony ha seguido liderando la industria mediante el desarrollo de un gran nmero de MMIC * dispositivos (incluyendo conmutadores de antenas, amplificadores de bajo ruido / mezcladores y amplificadores de potencia) utilizando tecnologas de proceso GaAs.

Este ETC transceptor de RF IC fue diseado y ajustado sobre la base de las tecnologas desarrolladas durante el desarrollo de MMICs telfono celular, y es todava la mayor escala MMIC Sony ha intentado. Al adoptar el proceso de FET de unin-gate, que proporciona una sensibilidad superlativa, la distorsin y las caractersticas de estabilidad de fabricacin, Sony logra un alto rendimiento y bajo costo. *: MMIC: Microondas Monolithic Integrated Circuit Desde el CXG1132ER al CXG1132AER Al desarrollar el CXG1132AER de esta liberar, Sony se centr en dos cuestiones:. reducir el consumo actual en comparacin con el producto anterior (CXG1132ER) e incorporando el circuito de polarizacin aplicado externamente en el mismo chip para reducir el consumo de corriente, Sony redujo el consumo de corriente durante la recepcin en el amplificador de controlador para el oscilador local optimizando el diagrama de nivel. Adems, Sony aument la eficiencia de amplificacin del amplificador excitador de oscilador local durante la transmisin se reevaluar la fuente de alimentacin.Estas reevaluaciones de los circuitos resultaron en 43% y 17% de reduccin en el consumo de corriente durante la recepcin y la transmisin, respectivamente. Para incorporar el sesgo aplicado externamente en el propio chip, Sony modificado los circuitos de modo que la polarizacin del amplificador de potencia no se necesita, por lo tanto mejorar facilida d de la IC de uso.

Desarrollos futuros .. Ministerio de Tierra, Infraestructura y Transporte de Japn est estudiando una amplia gama de SUS * servicios que aprovechan las

tecnologas de la comunicacin ETC. Estos incluyen el pago automtico de peajes y la continua entrada y salida en las instalaciones para -cuota de estacionamiento y el suministro de informacin a los sistemas de navegacin de coches en descanso de las autopistas. Al mismo tiempo, Sony est llevando a cabo con el desarrollo de c hipsets ETC generacin futura que aprovechar las tecnologas alimentadas en el desarrollo conjunto de chips ETC hasta ahora para proporcionar la miniaturizacin y la operacin de energa an menor, y menores costos. Mantenga sus ojos en Sony para lo ltimo en tecnologas de alta frecuencia y de procesos

http://www.sony.net/Products/SC-HP/cx_news/vol40/featuring.html

You might also like