You are on page 1of 1

Verili Tarihi: 20.03.

2015
Teslim Tarihi: 06.04.2015

Prof. Dr. Ali Toker


Ara. Gr. Nergiz ahin
Saysal Elektronik Devreleri
dev 2

( + ) + fonksiyonunu gerekleyen bir CMOS lojik devre tasarlanacaktr.


1) =
a) Fonksiyonu kompleks CMOS lojik kap devresi olarak, en az sayda transistor
kullanacak ekilde gerekleyin.
b) Transistor parametreleri = 45 / 2 , = 20 / 2 , = 1 ,
= 1.2 , = 5 olsun. Devredeki tm NMOS transistorlar iin =
10 ve btn NMOS ve PMOS transistorlar iin = 1 olarak verilmi olsun.
Btn girilerin ayn anda deimesi durumunda evirme eii = 2.4 olmas iin
PMOS transistorlarn kanal genilikleri ( ) ne olmaldr?
c) b kknda verilen bilgilerle, ()/ () orann bulun.
2) = 1 2 +
1 2 3 +
1
3 lojik fonksiyonunu
a) Klasik CMOS,
b) Szde NMOS,
c) Gei lojii ile (ideal anahtarlar ile) gerekleyiniz.
d) Klasik CMOS ve szde NMOS tasarmnda hangi kriterlerin dikkate alndn
belirtiniz.
)( + )( + ) lojik fonksiyonunu AOI formuna getirerek,
3) = ( +
a) Bu fonksiyonu gerekleyen szde NMOS kap devresini iziniz.
b) En kt hal iin = 0.25 olacak ekilde devreyi tasarlaynz.
c) Ayn fonksiyonu gerekleyen AOI formundaki standart CMOS devreyi iziniz.
d) CMOS devredeki transistorlarn minimum boyutlu olduklarn varsayarak her iki
kapy (szde NMOS ve CMOS ile gereklenen kaplar) harcadklar yer asndan
karlatrnz.
e) CMOS devre ezamanl anahtarlama iin = / 2 olacak ekilde
boyutlandrlrsa harcanan yer nceki iki tasarma kyasla ne olur?
3. soruda 0.35 u teknolojisi kullanlacaktr. = 150 / 2 , =
50 / 2 , = = 0.6 , = 3.3

You might also like