You are on page 1of 5

INFORME PREVIO N 1

1) Presentar en laboratorio el LAYOUT realizado del inversor (inversor.msk). Considerar


para el layout el esquema de la Fig. A y la Fig. B del diagrama de barras (STICK).
Tratar de conseguir un layout de dimensiones mnimas.
Tenemos como referencia el siguiente layout de un inversor:

Fig. A LAYOUT DEL INVERSOR CMOS

El diagrama de barras stick de referencia:

Fig. B DIAGRAMA DE BARRAS (STICK)

Analizamos el funcionamiento de nuestro inversor CMOS.

La tabla de funcionamiento del inversor ser:

In

Out

Tenemos un grafico en referencia al funcionamietno de nuestro inversor CMOS:

El diseo del inversor CMOS en microwind, segn las indicaciones requeridas en las
dimensiones minimas ser:

2) Para el LAYOUT del inversor, hallar las dimensiones (W/L) de los transistores, la
frecuencia MAXIMA de operacin y dar respuesta escrita a todas las interrogantes de la
gua que estn arriba planteadas. En el laboratorio se pide responder dichas preguntas.
Para hallar las dimensiones (W/L) de los transitores extraemos la siguiente tabla del
microwind:

Para hallar la frecuencia mxima, analizamos la simulacin:

Observamos:

Tiempo de subida (tr) de 16 ps


Tiempo de bajada (tf) de 8 ps

El tiempo medio de propagacin ser: Tp = 12ps


Hallamos la frecuencia mxima de operacin, segn la ecuacin

f max=

1
1
=
=20,833 GHz
4 T P 4 x 12 ps

f max=20,833 GHz
3) Extraer la descripcin CIR (Spice) y la descripcin CIF (Caltech Intermediate Form)
del inversor. En cada caso, establecer las reglas principales de sintaxis y describir sus
contenidos. Buscar en internet la informacin necesaria.
Descripcin CIR (Spice)

Descripcin CIF (Caltech Intermediate Form)

4) Para los circuitos digitales CMOS mostrados en las figuras 1, 2, 3. Analizar y


determinar la funcin lgica de salida de los circuitos. Presentar el LAYOUT (manual)
como mnimo de dos de ellos y corroborar su funcin lgica mediante simulacin.
Medir el rea del layout y hallar la frecuencia mxima de operacin.

You might also like