UTA FISEI Carrera de Ingeniera Industrial en Procesos de Automatizacin
Realizado por: Ing. Luis Pomaquero Abril Septiembre 2014 Pgina 1
UNIVERSIDAD TCNICA DE AMBATO
FACULTAD DE INGENIERA EN SISTEMAS, ELECTRNICA E INDUSTRIAL
CARRERA DE INGENIERA INDUSTRIAL Electronica Digital Estudiante: Alvarado Jaya Henry Gonzalo Moya castillo Juan diego Nivel: Quinto Paralelo: a Tema: laboratorio Fecha de entrega: 19 08 2014 Periodo: Abril Septiembre 2014 UTA FISEI Carrera de Ingeniera Industrial en Procesos de Automatizacin Realizado por: Ing. Luis Pomaquero Abril Septiembre 2014 Pgina 2
LABORATORIO DE ELECTRNICA DIGITAL SEGUNDO PARCIAL
1. TEMA:
Detector de nivel para el control de fluidos dentro de un recipiente.
2. OBJETIVOS
Establecer el dominio de competencias sobre los conceptos y definiciones adquiridas, para la implementacin de un detector de nivel de fluidos dentro de un recipiente.
3. OBJETIVOS ESPECFICOS:
Analizar el problema detectado, para poder obtener las variables que intervienen dentro de nuestro controlador; as como, los estados que entran en el cambio de cada accin (tome en cuenta las siguientes acciones: 1) lleno, 2) Medianamente lleno, 3) Medio, 4) Medianamente Vaco, 5) vaco), las salidas que intervienen cuando se cumple cada accin (esto se refiere a la variable que controla el nivel del recipiente). Elaborar la tabla de verdad, acorde al anlisis del problema, empleando flip flops tipo SR, y flip flops tipo T. Escribir las funciones en minterminos y en maxterminos para los dos tipos de flip flops indicados. Reducir a su mnima expresin empleando minterminos (cuando emplea flip flops tipo SR), y en maxterminos (cunado emplea flip flops tipo T). Disear y simular el circuito secuencial correspondiente al control de nivel, empleando el software Proteus. Muchos xitos!
4. MARCO TERICO Una mquina en general esta formada por un circuito entrada y uno de salida de tipo combinatorios, adicionalmente cuentan con elementos retardadores o memoria basados en Flip- flops. Las mquinas de son parte de los circuitos secuenciales sncronos, el diagrama general es:
Las mquinas de estado las hay de tipo Moore y Mealy, la clasificacin se hace en base a el lugar donde se toma la salida del circuito, como se ve en el diagrama general anterior.
UTA FISEI Carrera de Ingeniera Industrial en Procesos de Automatizacin Realizado por: Ing. Luis Pomaquero Abril Septiembre 2014 Pgina 3
Maquinas Tipo Moore
Una mquina de Moore tiene la caracterstica que el circuito tiene su salida en los Flip-Flops Mquinas Tipo Mealy
UTA FISEI Carrera de Ingeniera Industrial en Procesos de Automatizacin Realizado por: Ing. Luis Pomaquero Abril Septiembre 2014 Pgina 4
Para analizar un circuito secuencial complejo es usar una tabla de estados, ya que esta se pueden observar fcilmente todas las combinaciones de entrada y salida simultneamente; de la tabla mencionada se pueda desprender la ecuacin de gobierno de la mquina de estados. El circuito de salida de una mquina Mealy es de tipo combinatorio, por ello la funcin de salida depende del estado presente de las salidas de los flip-flops y no tiene que esperar el pulso de reloj para producir la respuesta de salida (Z=Z(Q1,Q2...X,Y)). Por lo anterior el diseo de una maquina de estado consiste en determinar los circuitos de entada y salida mostrados en el diagrama general. El diseo de Mquinas de estado tipo Moore es igual al diseo de contadores sncronos.
5. DESARROLLO:
se desarrollo el diagrama secuencial del problema que tenemos a analizar se desarrollo las tablas de verdad con 3 flip flop y una entrada, las tablas se desarrollaron para los cinco estados que tiene el problema una vez obtenido la tabla de verdad ser procedi al desarrollo de los diagramas K a partir de las funciones obtenidas en los diagramas K se realizo el diseo del circuito en Proteus
Electrnica digital Tablas de Verdad Q2 Q1 Q0 X Q2' Q1' Q0' Y S2 R2 S1 R1 S0 R0 0 0 0 0 0 0 0 1 0 x 0 x 0 x 0 0 0 1 0 0 1 0 0 x 0 x x 0 0 0 1 0 0 1 0 1 0 x 1 0 0 1 0 0 1 1 0 0 1 0 0 x 0 x x 0 0 1 0 0 0 1 0 1 0 x x 0 0 x UTA FISEI Carrera de Ingeniera Industrial en Procesos de Automatizacin Realizado por: Ing. Luis Pomaquero Abril Septiembre 2014 Pgina 5 0 1 0 1 0 1 1 0 0 x x 0 1 0 0 1 1 0 1 1 1 1 1 0 x 0 x 0 0 1 1 1 0 1 1 0 0 x x 0 x 0 1 0 0 0 x x x 1 x x x x x x 1 0 0 1 x x x 0 x x x x x x 1 0 1 0 x x x 1 x x x x x x 1 0 1 1 x x x 0 x x x x x x 1 1 0 0 x x x 1 x x x x x x 1 1 0 1 x x x 0 x x x x x x 1 1 1 0 1 1 1 1 x 0 x 0 x 0 1 1 1 1 x x x 0 0 1 x 0 x 0
UTA FISEI Carrera de Ingeniera Industrial en Procesos de Automatizacin Realizado por: Ing. Luis Pomaquero Abril Septiembre 2014 Pgina 6
6. CONCLUSIONES: UTA FISEI Carrera de Ingeniera Industrial en Procesos de Automatizacin Realizado por: Ing. Luis Pomaquero Abril Septiembre 2014 Pgina 7 Analizado el problema propuesto se procedio con el desarrollo del circuito mediante el diagrama secuencial, las tablas de verdad, los diagramas K y por final se desarrollo el circuito siendo asi que el tanque siempre tiene que estar nivelado. Si el tanque empieza en vacion el circuito va a permitir que se nivele en su totalidad a lleno completo el circuito va a funcionar siempre y cuando este conectado a Vcc 7. RECOMENDACIONES: I. Se recomienda dar mas clases desarrolando maquinas de estados tanto en tablas como en proteus II. Analizar bien los diagramas k establecidos para cada estado de la maquina III. Asegurarse que este el circuito ensamblado correctamente en proteus
8. BIBLIOGRAFA o Boylestad, R. (2003). Electrnica: teora de Circuitos. Mxico D.F.: Prentice Hall. o Hbscher, H. (1983). Electrotecnia (2a. ed.). Barcelona: Revert. o Floyd, T.L. (1996). Fundamentos de Sistemas Digitales. Madrid: Prentice Hall.