You are on page 1of 48

UNIVERSIDAD NACIONAL DEL CALLAO

Ao de la conciliacin del Mar de Grau

Circuitos Electronicos II

Profesor: Mag.Ing. Geronimo Mayor, Cesar


Tema: Trabajo de investigacin
Integrantes:
-

Cdigos:

Alvarez Chauca, Harold Steep


Benzaquen Salazar, Benjamin
Catpo Heredia, Johanan Jasson
Clavo Carreazo, Roosbel Antony
Nacarino Villegas, Jeison Noel

1313220418
1313220392
1323220105
1313230015
1313220044

PERU CALLAO
2016

I. OBJETIVOS

El objetivo principal de este presente trabajo, es que cada uno de los integrantes del
grupo y tanto el lector de esta informacin, pueda adquirir la suficiente informacin
acerca de los temas referidos en este presente trabajo monogrfico, poder distinguir los
tipos de amplificadores tanto diferencial como operacional, su diseo electrnico, cules
son sus caractersticas y cules son los modos de configuracin de uso de acuerdo al
objetivo que tengamos al usar y/o disear un circuito como este. Y con esta informacin

UNIVERSIDAD NACIONAL DEL CALLAO


adquirida, poderla complementar con la informacin brindada en clases y poder as
tener un entendimiento pleno sobre el tema tratado.

II. MARCO TEORICO


a) Amplificador Diferencial:

1. El amplificador diferencial (AD) es un circuito pensado para amplificar la diferencia


de dos seales.

UNIVERSIDAD NACIONAL DEL CALLAO

Fig.1: ESQUEMA DE UN AD (LAS SEALES ESTN REFERIDAS A UNA MASA COMN)

Si se supone el AD representado por el bloque de la figura 1, donde se identifican dos


entradas, una de ellas definida como inversora (-) y la otra como no inversora (+), y una
salida, todas ellas referidas a una masa comn, y se excitan las entradas con dos
seales cualesquiera (v 1 y v 2) , es posible diferenciar:

(viD ) definida como la diferencia entre la

seal aplicada a la entrada inversora, vi y la seal aplicada a la entrada no


una seal de entrada diferencial

inversora,

+ :
vi

+=v 1v 2
vi
viD=vi

una seal de entrada a modo comn (viC) definida como la semisuma de las dos
entradas:

vi
vi
viC=

en consecuencia, es posible expresar:


v 1=v iC +

viD
viD
v 2=v iC
2
2

Si el circuito es lineal, la salida

(vo)

componentes, una a modo comn

v 0 =v 0 DS+ v 0 C =| A vDS|v iD + A vC v iC

puede expresarse tambin en funcin de dos


(voC ) y otra a modo diferencial (voD) :

UNIVERSIDAD NACIONAL DEL CALLAO

Donde:
A vDS :

Ganancia a modo diferencial simple, o sea, la relacin entre la salida y la

entrada diferencial, cuando la excitacin a modo comn es nula.

A vC :

Ganancia a modo comn, relacin entre la salida y la entrada a modo comn

cuando sta es la nica excitacin del circuito.

El amplificador diferencial ideal es aquel que a la salida tiene slo presente la


componente diferencial, o sea que rechaza las seales a modo comn (ganancia a
modo comn nula) amplificando slo las seales a modo diferencial.
Se define un factor de mrito para el amplificador diferencial que evala la capacidad de
rechazo del circuito a las seales a modo comn frente a la capacidad de amplificar las
seales a modo diferencial, el factor de rechazo que es la relacin entre la ganancia a
modo diferencial y la ganancia a modo comn. Normalmente se expresa en decibeles.

2. Circuitos de AD
Es posible construir circuitos amplificadores diferenciales con cualquier dispositivo semiconductor

que pueda funcionar como amplificador. Puede implementarse con transistores


bipolares o transistores de efecto de campo. En ambos casos se trata de acoplar dos
dispositivos idnticos en su configuracin amplificadora (emisor o fuente comn) por el
terminal comn (emisor o fuente) correspondiente a la configuracin, resultando el
circuito simtrico de la fig. 2.1, donde Q1 y Q2 representan los dispositivos en forma
general.

UNIVERSIDAD NACIONAL DEL CALLAO

Fig.2: CIRCUITO

GENERALIZADO DE AD

El circuito generalizado est alimentado por dos fuentes de polaridades opuestas (V1 y
V2) que en general tienen valores +V y -V respectivamente, de esta manera es posible
acoplar directamente en las entradas seales con componente de continua nula, e
incluso amplicar diferencia de tensiones de continua. Si el circuito se alimentara con
una nica fuente contra masa sera necesario establecer una red de polarizacin para
las entradas de los dispositivos y la excitacin de seal debera conectarse con
capacitares de acople que independicen la polarizacin de los transistores.
Hay disponibles dos salidas, segn cul de ellas se tome queda determinada la entrada
que acta como inversora y la que acta como no inversora. Si se identifica la entrada
de Q1 como la entrada inversora y la entrada de Q2 como la entrada no inversora, la
salida vo1 sera la identificada en la figura 1.
Este circuito es la configuracin ptima para las etapas de ganancia de los circuitos
integrados lineales, en ese caso los dispositivos que lo constituyen son especialmente
apareados durante el proceso de fabricacin.
Esta configuracin presenta excelentes propiedades de aislacin entre salida y entrada
simplificando la disposicin de posibles elementos de realimentacin.
La corriente de los dispositivos est fijada por una fuente de corriente constante (IO),
que puede ser implementada de diferentes formas; en forma muy simple con una
resistencia, o con circuitos con dispositivos semiconductores en la configuracin
adecuada, obtenindose diferentes calidades en cuanto a la estabilidad de la corriente y
al valor de su resistencia equivalente, y en consecuencia, en cuanto a la calidad del
amplificador diferencial. En todo el anlisis se supondr que una fuente que fija el valor
IO y que presenta una resistencia equivalente de valor rF.
3. Amplificador diferencial basado en transistor bipolar.
3.1 Anlisis del circuito

Se trata de dos transistores bipolares en configuracin emisor comn que se hallan


acoplados por el emisor, tal como puede verse en la figura 3.1. Como los elementos del
circuito son idnticos el circuito resulta simtrico.

UNIVERSIDAD NACIONAL DEL CALLAO

Fig.3: CIRCUITO DE UN AD A TRANSISTOR BIPOLAR.

El circuito est alimentado por dos fuentes de polaridades opuestas (VCC y VEE) que
en general se fijan a +V y -V, respectivamente, dado que los dos transistores son
idnticos y el circuito es simtrico ambos transistores quedarn polarizados en el mismo
punto de trabajo al ser excitados por seales en sus entradas, siempre que el nivel de
esas seales se mantenga dentro del rango adecuado para el funcionamiento lineal de
los dispositivos.
Tal como se expres antes, es posible alimentar el dispositivo con una fuente nica
contra masa, pero en ese caso se requerira una red de polarizacin externa para las
bases de los transistores a fin de asegurar el normal funcionamiento.
La fuente de corriente de valor IO fija la suma de las corrientes por los emisores de los
transistores. En condiciones de reposo la corriente por ambos emisores es la misma e
igual a la mitad de la corriente de la fuente.

Al aplicar seal en las bases de Q1 y Q2 (v1 y v2 respectivamente), la impedancia que el


circuito ofrece a la diferencia de estas dos seales (entrada diferencial) es la suma de
las dos impedancias de los diodos base-emisor en polarizacin directa, en cambio, si se
considera seal a modo comn (entre base y masa) la impedancia que ofrece el circuito
es la del diodo de base emisor en polarizacin directa ms la que impone el terminal de
emisor. O sea que el circuito responde distinto segn se trate de una seal diferencial o
seales a modo comn. Se diferencian dos impedancias de entrada, una a modo
diferencial y otra a modo comn, resultando esta ltima mucho mayor que la primera.
Partiendo de las ecuaciones de Ebers y Molls:

UNIVERSIDAD NACIONAL DEL CALLAO


y teniendo en cuenta que:

En zona activa la juntura base-emisor est polarizada directamente mientras que la


juntura colector base se halla polarizada en forma inversa, o sea que el terminal de
colector se halla a un potencial mayor que la base (transistor npn) resultando:
Reemplazando en las ecuaciones de Ebers y Molls, las corrientes se pueden aproximar
como:

Y las tensiones de base-emisor de cada transistor se pueden expresar en funcin de las


respectivas corrientes de colector:

La tensin diferencial de entrada (viD) resulta:

En consecuencia, las corrientes de colector pueden expresarse como funciones de la


tensin diferencial:

Dado que la suma de las corrientes de emisor de los transistores se halla fijada por la
fuente de corriente, se cumple que:

y en consecuencia:

UNIVERSIDAD NACIONAL DEL CALLAO

En estas expresiones puede verse claramente que las corrientes de colector dependen
directamente de la corriente fijada por la fuente (Io) y de la diferencia de tensin
aplicada a las bases (tensin diferencial de entrada). Si la seal diferencial es nula
ambas corrientes son idnticas e iguales a F veces la mitad de la corriente fijada por la
fuente (IO).

Cuando la tensin diferencial crece positivamente, la corriente de colector de Q1 crece


con ella mientras que la de Q2 disminuye proporcionalmente, tal como puede
observarse en la grfica 4

Fig.4: CORRIENTES DE COLECTORES DE UN PAR DIFERENCIAL


A TRANSISTOR BIPOLAR COMO FUNCIN DE LA ENTRADA DIFERENCIAL.

En las curvas de transferencia de la Fig.4 se puede observar que las caractersticas son
lineales en una zona centrada alrededor del punto de trabajo, en el cual la pendiente es
mxima. Est pendiente define la transconductancia efectiva del amplificador que
depende del valor de la corriente IO suministrada por la fuente de corriente constante y
queda determinada por la siguiente expresin:

UNIVERSIDAD NACIONAL DEL CALLAO


La tensin de salida en cada colector presenta una componente a modo comn y una
componente a modo diferencial:

donde:

IC1, IC2: corriente de polarizacin de cada colector (corriente a modo comn) con
dependencia directa del valor de IO
ic1, ic2: corriente en cada colector debida a la tensin de entrada diferencial
La salida flotante tomada entre los colectores (vo) queda determinada por la diferencia
de tensin entre esos terminales y slo tiene componente diferencial ya que en
ausencia de tensin diferencial en la entrada las dos corrientes de colector resultan
idnticas:

La salida flotante tomada entre los colectores solamente tiene componente a modo
diferencial.

En la figura 3.3 se muestra la grfica de la variacin de la salida flotante entre


colectores en funcin de la tensin de entrada diferencial

Fig.5: TENSIN ENTRE COLECTORES DE UN PAR DIFERENCIAL


A TRANSISTOR BIPOLAR COMO FUNCIN DE LA ENTRADA DIFERENCIAL.

UNIVERSIDAD NACIONAL DEL CALLAO


En esta grfica se puede identificar el rango de tensin de entrada diferencial que
habilita el funcionamiento lineal ( 2VT).
3.2 Anlisis en pequea seal.
Dadas dos seales cualesquiera aplicadas en las bases es posible definir una
componente simtrica (vIC, seal a modo comn) y una componente antisimtrica (viD,
seal a modo diferencial)

Fig.6: SEALES DE EXCITACIN AL AMPLIFICADOR DIFERENCIAL DE LA FIGURA 3.

En la figura 6 se expresan las seales aplicadas a las bases de los transistores en


funcin de sus componentes simtricas y anti simtricas. Haciendo referencia a la figura
3 y a la figura 6, si se identifica la base 1 (B1) como la entrada inversora y la base 2
(B2) como la entrada no inversora, la salida vO1, que correspondera a la tomada en el
colector del transistor Q1 de la figura 3, sera la identificada en la figura 1 como salida
del amplificador diferencial generalizado.
Suponiendo comportamiento lineal del circuito es posible aplicar superposicin, y
realizar el anlisis de cada tipo de seal en forma independiente.
3.2.1 Seales a modo diferencial.

En este caso el circuito es excitado por seales anti simtricas puras, o sea no existen
componentes a modo comn o simtricas.

UNIVERSIDAD NACIONAL DEL CALLAO

Fig.7: CIRCUITO DE UN AD A TRANSISTOR BIPOLAR EXCITADO CON SEALES A MODO


DIFERENCIAL.

Como el circuito es simtrico, si aumenta la seal aplicada en B1 se produce un


aumento de la corriente de emisor y una disminucin de la tensin de colector-emisor
del transistor Q1, pero al mismo tiempo la disminucin en igual proporcin de la seal
aplicada en B2, determina una disminucin equivalente en la corriente de emisor del
transistor Q2 y un aumento tambin equivalente en su tensin de colector-emisor.

Resultando el potencial de emisor de ambos transistores constante e igual al potencial


en ausencia de seal, o sea que el emisor se comporta como una masa virtual para las
seales a modo diferencial. En consecuencia las variaciones de tensin colector-emisor
de cada colector se reflejan exactamente en las salidas correspondientes.
Estas variaciones pueden calcularse teniendo en cuenta que est determinada por la
variacin de tensin entre colector y masa de un circuito en emisor comn sin
realimentacin de emisor, que est sometido a una variacin en su entrada equivalente
a la mitad de la tensin diferencial.
La resistencia de la fuente de corriente no influye para las seales diferenciales porque
su potencial se mantiene constante.
La ganancia de una etapa en emisor comn puede calcularse con el modelo en
pequea seal de esa etapa.

UNIVERSIDAD NACIONAL DEL CALLAO

Fig.8: MODELO DE UNA ETAPA EMISOR COMN.

Despreciando ro la ganancia de esta etapa resulta:

Como la entrada vi puede ser igual a viD/2 y (-viD/2), dependiendo de a cul de las dos
entradas del circuito se haga referencia las salidas vo1D y vo2D resultan:

Resulta evidente que las salidas se hallan desfasadas 180o entre s, y que la salida
vo1D est en contrafase respecto a la seal diferencial de entrada (viD), mientras que
por el contrario, vo2D est en fase con esa entrada.
Si ahora se calcula la salida entre colectores:

La relacin entre la salida diferencial entre colectores y la entrada diferencial es la


ganancia de una etapa simple en emisor comn y se define diferencial simple, relacin
entre la tensin diferencial de un colector a masa (v0DS) y la entrada diferencial como
ganancia a modo diferencial compuesto.

Se define tambin la ganancia a modo

diferencial

(viD )

como la mitad de la ganancia a modo

UNIVERSIDAD NACIONAL DEL CALLAO

3.2.2 Seales a modo comn.


Si se excitan las entradas con dos seales simtricas las variaciones van a estar en
fase y, por ser el circuito simtrico, tendrn igual valor absoluto:

En consecuencia el potencial de emisor reflejar esas variaciones a travs de la


resistencia de la fuente de corriente, y variar en forma proporcional a la variacin de la
corriente.

La relacin entre la salida en cada colector (vOC) y la entrada a modo comn (viC)
puede determinarse a travs de la ganancia del circuito de un amplificador emisor
comn con una realimentacin de emisor de valor 2rF (se obtiene un resultado
equivalente si se aplica el teorema de biseccin).

Fig.9: MODELO DE UNA ETAPA EMISOR COMN CON RESISTENCIA DE EMISOR.

Despreciando ro la ganancia de esta etapa, que es la ganancia a modo comn del


amplificador diferencial, resulta:

Las tensiones a modo comn de ambas salidas estn en fase entre s y desfasadas
180 respecto a la entrada a modo comn.
3.2.3 Tensiones de salida.

Superponiendo los efectos de ambas seales se puede determinar la tensin total en


ambas salidas.

UNIVERSIDAD NACIONAL DEL CALLAO

Resulta evidente la presencia en ambas salidas de una componente debida a la tensin


de entrada a modo comn que est desfasada 180o con respecto a esta tensin y una
componente debida a la tensin de entrada a modo diferencial (viD = v1 -v2) que en la
salida 1 (vo1) est desfasada 180o con respecto a la tensin de entrada diferencial y en
la salida 2 (vO2) est en fase con esa tensin. O sea que, siempre que se defina la
tensin diferencial como la diferencia entre la tensin de la base uno (v1) menos la
tensin en la base dos (v2), en la salida 1 ambas componentes, a modo comn y a
modo diferencial, estn en fase.
3.2.4 Impedancias de entrada.
Es posible diferenciar dos impedancias de entrada, una a modo diferencial y otra a
modo comn. La impedancia que el circuito ofrece a una seal diferencial es la suma de
las dos impedancias de los diodos base-emisor en polarizacin directa:
Z iD=2r

La impedancia que ofrece el circuito a las seales a modo comn (entre base y masa)
es la del diodo de base-emisor en polarizacin directa ms la que impone el terminal de
emisor:
Z iC=r +2 r F

3.3 Factor de rechazo.


Se define el factor de rechazo con salida simple (FRs) que es la relacin entre la
ganancia diferencial con salida simple y la ganancia a modo comn:

Tambin se define un factor de rechazo compuesto determinado por la relacin entre la


ganancia a modo diferencial compuesto y la ganancia a modo comn, el que resulta:

UNIVERSIDAD NACIONAL DEL CALLAO

El factor de rechazo depende del transistor (gm) y de la resistencia de la fuente de


corriente (rF), a mayor resistencia menor ganancia a modo comn y, en consecuencia,
mayor factor de rechazo.
La fuente de corriente debe disearse en dependencia directa con el factor de rechazo
que se desea obtener.

Una resistencia discreta acta como una fuente de corriente, pero no permite obtener
factores de rechazo de valores adecuados, y en algunos sera necesario aumentar su
valor hasta magnitudes que en general son incompatibles con las fuentes de
alimentacin. Por ejemplo, suponiendo que se desea un amplificador diferencial con un
factor de rechazo simple de 60 dB (equivale a 103), se utilizan transistores de hfe = 100
y hie = 2KW, para una Ic = 1 mA, el valor adecuado para la resistencia de emisor resulta
mayor que 20KW y la cada de tensin en rF sera del orden de los 40 V, que no es un
valor aceptable.
Por ello se recurre a implementar fuentes de corriente con elementos activos que
actan como cargas dinmicas, tienen un valor admisible en polarizacin y en seal su
valor aumenta en forma considerable.
3.4 Fuentes de corriente.
La forma ms simple de implementar una fuente de corriente con transistor bipolar es
un transistor en configuracin base comn.(fig. 10). La resistencia dinmica en el
colector de Q3 es muy alta, mientras que la tensin de continua necesaria para tomar la
corriente I0 puede ser relativamente baja si Re tiene un valor reducido y la tensin de
colector a emisor del transistor se mantiene en valores adecuados para asegurar su
funcionamiento en zona activa permitiendo un amplio rango de variacin de la tensin a
modo comn de entrada al diferencial (VCE3 > 1 V).

Fig.10: FUENTE DE CORRIENTE CON TRANSISTOR BIPOLAR

Fig.11: ESPEJO DE CORRIENTE

Una mejora para esta fuente de corriente consiste en reemplazar r2 por un diodo zener
de tensin adecuada para compensar las variaciones por temperatura.

UNIVERSIDAD NACIONAL DEL CALLAO


Otra variante es utilizar dos transistores formando un espejo de corriente (fig. 11).
Ambos transistores son idnticos y funcionan con la misma tensin de base - emisor y,
en consecuencia, con las mismas corrientes de base y colector. Configuracin muy
utilizada en circuitos integrados.

resultando:

I0 es funcin de la tensin base-emisor, pero los cambios de esta tensin no afectan


prcticamente a la corriente pues son atenuados por la resistencia R. Para un mejor
funcionamiento se requieren transistores de hFE elevado.
3.5 Desbalance.
Si los elementos del AD se hallan perfectamente apareados, al aplicar igual tensin a
las bases de los transistores de entrada la diferencia de potencial entre sus colectores
resulta nula. En la prctica se presenta una tensin de desajuste, que se debe a
diferencias en las caractersticas de los transistores (desapareamiento). En este circuito
las tensiones a modo comn, y en particular la polarizacin, fuerza a los transistores a
funcionar con tensiones de base-emisor idnticas, en consecuencia pueden aparecer
diferencias en las corrientes de base que se traducen en diferencias en las corrientes
de colector. Aun cuando las caractersticas de entrada fuesen iguales, las posibles
diferencias en los b se traducen en diferencias en las corrientes de colector.
Las cadas de tensin en las resistencias de colector resultan diferentes y se produce el
desbalance de la tensin entre colectores.

Fig.12: CIRCUITO DE AD MEJORADO.

El agregado de las resistencias Re1 y Re2 como se muestra en la figura 12, mejora el
funcionamiento del diferencial en cuanto a los efectos de los desbalances de corriente,
pues permite compensar las posibles diferencias en las caractersticas de entrada de
los transistores.
En la prctica, se compensan ambos efectos (diferencias de caracterstica de entrada y
de b) siempre que el desapareamiento no sea muy pronunciado.

4. Amplificador diferencial basado en transistores de efecto de campo.

UNIVERSIDAD NACIONAL DEL CALLAO


La disposicin es anloga al circuito con transistores bipolares con las particularidades
propias de cada tipo de transistor de efecto de campo, JFET o MOSFET.
4.1 Circuitos. Anlisis de gran seal.

Fig.13: CIRCUITO DE UN AD CON JFET.

Se acoplan dos transistores de efecto de campo en configuracin fuente comn por el


terminal comn, de forma tal que el circuito resulte simtrico, tal como puede verse en
la figura 13 para
JFET canal N.
En condiciones normales de funcionamiento, las tensiones de puerta-fuente habilitan la
conduccin y los transistores (Q1 y Q2) que se suponen idnticos, funcionan en zona
lineal o de corriente constante siempre que el valor absoluto de su tensin de drenajefuente se mantenga por encima de la diferencia entre la tensin de puerta-fuente y la
tensin umbral.
Las condiciones para funcionamiento en zona activa si los dispositivos son JFET estn
dadas por:

mientras que para MOSFET:

La suma de las dos corrientes de drenaje est fijada por la fuente de corriente:
iD 1+iD 2=I 0

En la figura 14 se muestra un amplificador diferencial con MOSFET canal N en la


entrada (Q1 y Q2) en el cual se reemplazaron las resistencias de carga (RD) por dos
transistores MOSFET canal P idnticos (Q3Q4).
Q3 y Q4 actan como carga dinmica o activa del par diferencial y funcionan con la
puerta al mismo potencial que el drenaje, o sea que su punto de funcionamiento est

UNIVERSIDAD NACIONAL DEL CALLAO


siempre en zona de corriente constante, ofreciendo una resistencia dinmica de valor
1/gmc (figura 15).

Fig.14: AD CON MOSFET.

Mediante desarrollo matemtico puede demostrarse la dependencia de las corrientes de


drenaje de los transistores de la corriente de la fuente y de la tensin diferencial de
entrada:
v 1v 2=vGS 1vGS 2=viD
Combinando las ecuaciones para el caso de JFETs, se obtiene:

Resolviendo para expresar las corrientes en funcin de la entrada diferencial y los


parmetros del circuito:

Si la entrada diferencial aplicada es grande, toda la corriente de la fuente circular por


uno de los JFET; en consecuencia si la corriente de la fuente (I0) fuera mayor que la
IDSS de los dispositivos la juntura puerta - canal podra quedar directamente
polarizada, o sea que siempre se adopta I0 menor o a lo sumo igual que IDSS.

UNIVERSIDAD NACIONAL DEL CALLAO

Fig.15: CORRIENTES DE DRENAJE DE UN PAR DIFERENCIAL


A JFET COMO FUNCIN DE LA ENTRADA DIFERENCIAL

La amplitud mxima de la entrada diferencial est dada por:

Si la tensin diferencial de entrada est fuera de este rango la corriente para ambos
FETS es nula o igual I0 respectivamente, segn corresponde al signo de viD. Para
asegurar comportamiento lineal de los dispositivos se debe adoptar un rango an ms
reducido, en general, relacionado con VP y el punto de trabajo fijado (I0/2).
La tensin diferencial a la salida (voD) est dada por:
v oD=(i D 1i D 2) R D
Reemplazando las corrientes:

El anlisis anterior puede aplicarse en forma similar para el caso de MOSFET


resultando:

Para ambos dispositivos el rango admisible para la tensin de entrada diferencial es


funcin de la corriente de polarizacin (I0/2) y de las caractersticas del dispositivo, en
contraste con el amplificador diferencial basado en transistores bipolares donde el
rango de tensin diferencial es de alrededor de 60mV, sin depender del dispositivo en
particular ni de la corriente de polarizacin.

UNIVERSIDAD NACIONAL DEL CALLAO


4.2 Anlisis en pequea seal.
El anlisis en pequea seal es equivalente para cualquiera de los dos circuitos, pues
los modelos de los dispositivos son los mismos, con la salvedad de tener en cuenta que
en el caso de circuitos con MOS la carga del diferencial es un transistor MOS, y en
consecuencia RD es la resistencia dinmica de un MOS que tiene el drenaje conectado
con la fuente, debiendo reemplazarse en todas las ecuaciones RD por 1/gmc.

Fig.16: MODELO DE UN TRANSISTOR MOS CON DRENAJE Y PUERTA CORTOCIRCUITADOS.

Nuevamente, dadas dos seales v1 y v2 aplicadas respectivamente a cada una de las


bases, se define la componente a modo comn (vIC) y la componente a modo
diferencial (viD), a fin de aplicar superposicin, suponiendo funcionamiento lineal del
circuito, y realizar el anlisis de cada tipo de seal en forma independiente.

4.2.1 Seales a modo diferencial.


El circuito es excitado por seales anti simtricas puras, o sea no existen componentes
a modo comn o simtricas.

o sea que:

UNIVERSIDAD NACIONAL DEL CALLAO

Al aumentar la seal aplicada en la entrada del transistor 1 (G1), se produce un


aumento de la corriente de drenaje de ese transistor y una disminucin de su tensin de
drenaje-fuente, pero al mismo tiempo la disminucin en igual proporcin de la seal
aplicada en G2, determina una disminucin equivalente en la corriente de drenaje del
transistor Q2 y un aumento proporcional de su tensin de drenaje-fuente.

El potencial de fuente de ambos transistores permanece constante e igual al potencial


en ausencia de seal, o sea que la fuente comn a ambos FET se comporta como una
masa virtual para las seales a modo diferencial. En consecuencia las variaciones de
tensin drenaje fuente de cada colector se reflejan exactamente en las salidas
correspondientes.
Estn determinadas por la variacin de tensin entre drenaje y masa de un circuito en
fuente comn sin resistencia de fuente, que est sometido a una variacin en su
entrada equivalente a la mitad de la tensin diferencial.

Fig.17: MODELO DE UNA ETAPA FUENTE COMN CON RESISTENCIA DE FUENTE NULA.

La ganancia de la etapa modelada en la figura 17, resulta:

La entrada vi puede ser igual a viD/2 y (-viD/2), dependiendo de a cual de las dos
entradas del circuito se haga referencia.
Las salidas vo1D y vo2D resultan:

Las salidas se hallan desfasadas 180o entre s, y la salida vo1D est en contrafase
respecto a la seal diferencial de entrada (viD), mientras que por el contrario, vo2D est
en fase con esa entrada, siendo viD = v1 -v2.
Calculando la salida compuesta:

UNIVERSIDAD NACIONAL DEL CALLAO

La relacin entre la salida diferencial y la entrada diferencial es la ganancia de una


etapa simple en fuente comn y se define como ganancia a modo diferencial
compuesto.

La ganancia a modo diferencial simple, relacin entre la tensin diferencial de una


salida a masa (v0DS ) y la entrada diferencial (ViD) es la mitad de la ganancia a modo
diferencial compuesto

4.2.2 Seales a modo comn.


Si ahora se excitan las entradas con dos seales simtricas las variaciones van a estar
en fase, y por ser el circuito simtrico tendrn igual valor absoluto:
el
potencial de fuente reflejar esas variaciones a travs de la resistencia de la fuente de
corriente.

La relacin entre cada salida (vOC) y la entrada a modo comn (viC) puede
determinarse a travs de la ganancia del circuito de un amplificador fuente comn con
una realimentacin de fuente de valor 2rF.

Fig.18: MODELO DE UNA ETAPA FUENTE COMN CON RESISTENCIA DE FUENTE.

Si se desprecia rds, la ganancia a modo comn del amplificador diferencial, que es la


ganancia de esta etapa, resulta:

Las tensiones a modo comn de ambas salidas estn en fase entre s y desfasadas
180 respecto a la entrada a modo comn.

UNIVERSIDAD NACIONAL DEL CALLAO


4.2.3 Tensiones de salida.
Superponiendo los efectos de ambas seales se puede determinar la tensin total en
ambas salidas.

Donde resulta evidente que en ambas salidas hay una componente debida a la tensin
de entrada a modo comn que est desfasada 180o con respecto a esta tensin y una
componente debida a la tensin de entrada a modo diferencial (viD= v1 -v2) que en la
salida vo1 est desfasada
180o con respecto a la tensin de entrada diferencial y en la salida vO2 est en fase
con esa tensin. O sea que, siempre que se haya definido la tensin diferencial como la
diferencia entre la tensin de la base uno (v1) menos la tensin en la base 2 (v2), en la
salida 1 ambas componentes, a modo comn y a modo diferencial, estn en fase,
mientras que en la salida 2 estn en contrafase.
4.2.4 Impedancias de entrada.
Tanto la impedancia de entrada a modo diferencial como la correspondiente a modo
comn son muy altas, pues estn determinadas por las impedancias de los FETs. En
caso de alimentar el circuito con fuente partida con una fuente contra masa hay que
utilizar una red de polarizacin para las puertas de los transistores de entrada, y, en
general, ser esta red quien determine la impedancia de entrada.
4.3 Factor de rechazo.
El factor de rechazo con salida simple (Frs) es la relacin entre la ganancia diferencial
con salida simple y la ganancia a modo comn:

Tambin se puede definir un factor de rechazo compuesto determinado por la relacin


entre la ganancia a modo diferencial compuesto y la ganancia a modo comn, el que
resulta:

El factor de rechazo depende del transistor (gm) y de la resistencia de la fuente de


corriente (rF). A mayor resistencia menor ganancia a modo comn y, en consecuencia,
mayor factor de rechazo.

4.4 Fuentes de corriente.

UNIVERSIDAD NACIONAL DEL CALLAO


Si se implementa la fuente de corriente con una resistencia discreta los factores de
rechazo que se obtienen son normalmente de valor insuficiente. Se recurre a fuentes de
corriente con FET que actan como cargas dinmicas.
Un FET con un potencial de puerta fijo es una fuente de corriente con una resistencia
dinmica de valor rds.
En la figura 4.6 se puede ver una fuente de corriente con JFET (a) y una fuente de
corriente con MOSFET (b).

Fig.19: FUENTE DE CORRIENTE BASADA EN FETS (a) JFET, (b) MOSFET

4.5. AD CMOS.
En este caso los transistores de entrada (Q1 y Q2) son NMOS mientras que los
transistores de carga (Q3 y Q4) son PMOS, ambos pares deben estar apareados entre
s. (figura 20). Los transistores PMOS funcionan en zona de corriente constante, pues
Q3 tiene el drenaje conectado a la puerta y Q4, por ser igual y tener idntica tensin de
puerta - fuente debe seguirlo. Este circuito no es esencialmente simtrico, y si bien slo
tiene disponible una salida (v02), su funcionamiento es el de un amplificador diferencial.
El anlisis de gran seal resulta anlogo al realizado en la seccin 4.1.

Fig.20: AD CMOS

4.5.1 Anlisis en pequea seal.


El modelo equivalente para baja seal, suponiendo funcionamiento de los dispositivos
en zona lineal est dado en la figura 21

gmc : es la transconductancia de Q3 y Q4
rdsc: es la resistencia de drenaje-fuente de Q4
rdsi y gmi: corresponden a los transistores de entrada (Q1 y Q2).

UNIVERSIDAD NACIONAL DEL CALLAO

Fig.21: MODELO AD CMOS

Resolviendo para obtener la expresin de la tensin de salida en funcin de las entradas, teniendo
en cuenta que

r dsi=1/ g di ,r dsc =1/g dc y que r F=1/g 0 , resulta:

Reacomodando para expresar en funcin de entrada diferencial y entrada a modo


comn:

En la tensin en la salida se diferencia una componente que depende de la tensin


diferencial de entrada (v1 - v2) que est en fase con esa entrada y una componente que
depende de la tensin a modo comn [(v1 + v2)/2] en contrafase con sta. La
componente a modo comn de la salida es prcticamente despreciable frente a la
componente diferencial para niveles comparables de las entradas.
La ganancia diferencial simple resulta:

y la ganancia a modo comn:

El factor de rechazo resulta:

UNIVERSIDAD NACIONAL DEL CALLAO

Si se consideran las aproximaciones:


gmi , gmc g 0 , gdi , gdc

y en consecuencia:

La impedancia de salida de pequea seal, que se calcula como la relacin entre la


tensin y la corriente de salida cuando las entradas son nulas, est dada por:

Considerando las aproximaciones anteriores:

gmi , gmc g 0, gdi , gdc

resulta:

b) El Amplificador Operacional:
El amplificador operacional es un amplificador con realimentacin en el mercado como
una pastilla de circuito integrado. Es difcil enumerar la totalidad de las aplicaciones de
este circuito. De modo general, podemos decir que sus aplicaciones estn presentes en
los sistemas electrnicos de control industrial, en instrumentacin nuclear, en
instrumentacin mdica, en los equipos de telecomunicaciones y de audio, etc. El que
utilizaremos normalmente ser el LM741.

CIRCUITOS BASICOS CON A. OPERACIONAL

UNIVERSIDAD NACIONAL DEL CALLAO


A continuacin se vern las configuraciones ms empleadas con los amplificadores
operacionales:
1. CONFIGURACION A LAZO ABIERTO
Tambin es conocida como sin realimentacin. En ella tambin viene determinada la
ganancia por el propio fabricante sobre ella no se tiene ningn control. Esta
configuracin se utiliza para circuitos comparadores.

Fig.22: montaje en lazo abierto

2. CONFIGURACION CON REALIMENTACION POSITIVA


Esta configuracin se denomina en bucle cerrado y tiene el inconveniente de
desestabilizar el circuito. Una aplicacin prctica de la realimentacin positiva se da en
los oscilizadores, que se vern ms adelante.

Fig.23: Montaje de realimentacin positiva

3. CONFIGURACION CON REALIMENTACION NEGATIVA


En la configuracin en bucle cerrado ms importante en circuitos operacionales, y sus
aplicaciones ms comunes pueden ser amplificador no inversor, sumador amplificador
diferencial, diferenciador, integrador, filtros, activos, etc.

Fig.24: montaje con realimentacin negativa

UNIVERSIDAD NACIONAL DEL CALLAO

Las corrientes de polarizacin son el orden del Na, por lo que se pueden considerar
nulas y podremos escribir I1+I2=0 aplicando Kirchhoff tenemos:
Sustituyendo

V e =V bV a en la ecuacin anterior tendremos:

Tomando el lmite de Vb para AV tendiendo a infinito.

Hemos llegado a la conclusin de que existe un cortocircuito virtual entre las entradas
inversoras en el montaje con realimentacin negativa, es decir, que en dicho montaje
las dos entradas se encuentran a la misma tensin. Dentro de esta configuracin
podemos distinguir lo siguiente.
4. CONFIGURACION INVERSORA

En el montaje R3 es igual al paralelo R1 Y R2. La ganancia de este amplificador es:

UNIVERSIDAD NACIONAL DEL CALLAO


As, si introducimos una seal sonoidal de amplitud B por la patilla inversora y medimos
la seal de medida, veremos que esta tambin es senoidal de amplitud BR 2/R1 y
desfasada 180o con la de entrada.

Fig.25: montaje inversor.

5. CONFIGURACION NO INVERSORA:
Al igual que el anterior R3 es igual al paralelo de R1 Y R2. Para el anlisis debemos de
tener en cuenta que el circuito de entrada inversora lo que existe en un circuito de
entrada inversora lo que existe es un circuito serie de dos resistencias alimentadas a la
tensin VS, ya que no se desva ninguna corriente por el operacional.

Fig.26: montaje no inversor

Por el otro lado sabemos que la tensin en la entrada inversora en V e ya que por
la no inversora no existe corriente y por tanto en R3 no hay e,d,t, luego:

La ganancia del montaje ser:

UNIVERSIDAD NACIONAL DEL CALLAO

6. SEGUIDOR DE TENSION
Si para la configuracin anterior hacemos R 1 =

Y R2=0 obtendremos el

seguidor de tensin o Buffer. Este circuito presenta las caractersticas de impedancia de


entrada y de salida ms prximas a las ideales.

Fig.27: buffer o seguidor de tensin.

En algunos casos, el seguidor de tensin recibe la seal a travs de una resistencia en


serie, con el terminal no inversor. Entonces, con el fin de equilibrar la ganancia y las
corrientes, se coloca otra resistencia del mismo valor en el circuito de realimentacin.
Esto no es necesario cuando la atencin de entrada es relativamente alta. Este montaje
se utiliza como adaptador de impedancias, por ejemplo entre un generador de seal y
un amplificador de baja impedancia de entrada.
7. EL AMPLIFICADOR SUMADOR INVERSOR.
Partiendo de los montajes con realimentacin negativa se obtiene el montaje sumador:

Fig.28: sumador inversor

AMPLIFICADOR OPERACIONAL IDEAL


Despus de haber visto una introduccin del amplificador operacional, vamos a centrar
nuestro estudio en el amplificador operacional ideal. Este estudio nos permitir conocer

mltiples aplicaciones del amplificador operacional y, ver el porqu es tan importante.

UNIVERSIDAD NACIONAL DEL CALLAO


1. Caractersticas del amplificador operacional ideal.
En la Figura se representa el smbolo y la curva caracterstica de transferencia del
amplificador operacional ideal y en la Figura su circuito equivalente.

Fig.29: Amplificador operacional ideal.

a) Smbolo y curva caracterstica de transferencia


b) circuito equivalente
2. El amplificador operacional ideal goza de las siguientes caractersticas:
a) Impedancia de entrada infinita (Ri =

). El circuito de entrada es un circuito

abierto. Por tanto, no hay corriente en ningn terminal de entrada, es decir, las
corrientes de polarizacin son nulas (I B +, I B - = 0).
b) Impedancia de salida nula (Ro = 0).
c) Ganancia diferencial de tensin es infinita (Av = ).
d) El margen dinmico VCC. No hay prdida de tensin en la salida por
saturacin de elementos.
e) La Razn de rechazo en Modo comn (CMRR) es infinita. Este trmino requiere
una explicacin ms amplia.
f) Una caracterstica significativa de una conexin diferencial es que las seales
que son opuestas en las entradas son altamente amplificadas, mientras que las
que son comunes a las dos entradas son apenas ligeramente amplificadas (la
operacin global es amplificar la seal diferencial mientras que se rechaza la
seal comn a las dos entradas). Puesto que el ruido (cualquier seal de entrada
indeseable) es generalmente comn a ambas entradas, la conexin diferencial
tiende a suministrar una atenuacin de esta entrada indeseable, mientras que
proporciona una salida amplificada de la seal diferencial aplicada a las
entradas.
g) Como medida de la capacidad de eliminacin de las seales de modo comn (de

ruido) se emplea el valor numrico conocido como Razn de rechazo en Modo

UNIVERSIDAD NACIONAL DEL CALLAO


comn (CMRR). En la Figura, se indica esquemticamente el funcionamiento en
modo comn del amplificador operacional.
Principales caractersticas:
Versatilidad, gran variedad de aplicaciones.
Propiedades reales muy prximas al caso ideal, facilita el diseo.
Estructura bsica: Amplificador diferencial
Smbolo y terminales.
Ez-inbertsore-sarrera
V+

Inbertsore sarrera
v Tensin de alimentacin
12 V a 18 V
Clsicos
Actuales 5 V o menores
Comportamiento:
v o =A ( v 2v 1)
Caractersticas ideales:

Ganancia en lazo abierto A


Impedancia de entrada Zi= e impedancia de salida ZO=O.
Factor de rechazo al modo comn RRMC=
Ganancia desde f=0 (acoplo interno directo)

Ancho de banda ideal f: 0

3. APLICACIONES

Sus aplicaciones fueron inicialmente en las reas de la computacin analgica y de la


instrumentacin. Los primeros Amplificador Operacional. Se construyeron partiendo de
componentes discretos (transistores y resistencias). A la mitad de la dcada de 1960 se
produjo el primer Amplificador Operacional. De circuito integrado (CI). Esta unidad (la A
709) se form de un nmero relativamente grande de transistores y resistencias, todos
ellos en la misma placa de silicio. Aunque sus caractersticas eran pobres (en relacin a
los estndares actuales) y su precio fue bastante alto, su aparicin seal una nueva
era en el diseo de circuitos electrnicos.

4. SMBOLOS Y TERMINALES DEL AMPLIFICADOR OPERACIONAL.

UNIVERSIDAD NACIONAL DEL CALLAO


Un amplificador operacional es un amplificador diferencial. Desde el punto de vista de
una seal, el Amplificador operacional. Tiene tres terminales: dos terminales de entrada
y un terminal de salida. La figura 6.1 muestra el smbolo que utilizaremos para
representar el Amplificador operacional. Los terminales 1 y 2 son los terminales de
entrada, y el terminal 3 es el de salida.

Fig.30: Terminales de un amplificador operacional

Como el Amplificador operacional es un dispositivo activo (est formado por


transistores, resistencias y algn condensador), requiere una potencia de continua para
funcionar. La mayora de Amplificador operacional de CI requiere dos fuentes de
continua, como se muestra en la figura. Los terminales, 4 y 5 del operacional se
conectan a un voltaje positivo, VCC, y a uno negativo, -VEE, respectivamente, siendo
habitual que sean iguales en valor absoluto. Las dos fuentes de alimentacin de
continua presentan una tierra comn. Es interesante observar que el punto tierra de
referencia en los Amplificador operacional es precisamente el terminal comn de las dos
fuentes de alimentacin; esto es, ningn terminal del Amplificador operacional se
conecta fsicamente a tierra.
Es importante indicar que tambin existen operacionales que se alimentan entre tensin
y tierra (operacionales Norton).
En adicin a los tres terminales de la seal y los dos terminales de la alimentacin de
continua, un Amplificador operacional puede tener otros terminales para propsitos
especficos. La funcin de algunos terminales del operacional se ver en el laboratorio
(por ejemplo, la anulacin del offset, aunque no se emplee).
La ecuacin ideal que gobierna el comportamiento del amplificador operacional es la

siguiente:

UNIVERSIDAD NACIONAL DEL CALLAO


Vo = A (V+ - V-)
5. Siendo A la ganancia de voltaje sin carga.
Es decir, la salida es igual a la diferencia de ambas entradas multiplicadas por una
constante A. La entrada 1 (V+), se denomina Entrada no inversora porque vara en el
mismo sentido que la salida: de la frmula anterior se deduce, que si mantenemos la
entrada inversora (entrada 2, V-) constante, cuando V+ aumenta, Vo aumenta, y cuando
V+ disminuye, Vo disminuye. La entrada 2 (V-) se denomina entrada inversora porque
vara en sentido contrario que la salida. Aplicando la frmula anterior se deduce, que si
mantenemos la entrada no inversora (entrada 1, V+) constante, cuando V- aumenta, Vo
disminuye, y cuando V+ disminuye, Vo aumenta.
Es habitual en los circuitos electrnicos no mostrar de forma explcita las fuentes de
alimentacin de continua de los Amplificador operacional., ni la lnea de tierra, como se
representa (Este punto suele introducir problemas, porque es habitual olvidar que la
alimentacin de continua limitar el margen de valores que puede tener la tensin de
salida).

V+
Vi
V-

Fig.31: Esquema simplificado de un amplificador operacional.

La representacin grfica de la ecuacin 1 es una recta que pasa por el origen, de


pendiente A. La ecuacin de un amplificador real, discrepar de esta ecuacin. De
forma esquemtica, podramos decir que en un operacional real es:
Vo = A (V+ - V-) + efectos no ideales
En la Fig.32 queda representada la diferencia entre la ecuacin de un amplificador
operacional ideal y el real. En la figura de la derecha, se ve como la tensin de salida no
p puede superar la tensin de alimentacin VCC ni ser inferior a VEE. En los temas
anteriores de amplificacin, se ha remarcado el hecho de que en un circuito de
transistores es imposible obtener una tensin superior a la alimentacin de continua

aplicada.

UNIVERSIDAD NACIONAL DEL CALLAO

Fig.32: Diferencia entre amplificador operacional ideal y real.

Es ms, en la figura se observa como hay una pequea perdida de tensin en la salida,
de forma que esta puede variar entre Vomax y Vomin. Este concepto puede ser
entendido por los alumnos porque en el tema 5 se vio que el margen dinmico no puede
llegar al valor de alimentacin debido a la tensin de saturacin que hay en el transistor.
6. EL AMPLIFICADOR OPERACIONAL COMO AMPLIFICADOR DE TENSIN.
En la figurase representa un circuito en el que se desea amplificar tensin.

Fig.33: Amplificador de tensin real

Vs y Rs: equivalente Thevenin de la alimentacin


RL: carga exterior
Vi: tensin de entrada
Vo: tensin de salida
Ri: impedancia de entrada
Ro: impedancia de salida
AV: ganancia de tensin en circuito abierto.

UNIVERSIDAD NACIONAL DEL CALLAO


La ecuacin que relaciona la salida con la tensin de entrada es la siguiente:
Para que la ganancia de tensin sea constante e independiente de la alimentacin y de
la carga acoplada, es decir:
Vo = AV VS
Se requiere que el circuito amplificador presente impedancia de entrada mucho mayor
que la impedancia de la fuente y una impedancia de salida mucho menor que la
impedancia de carga acoplada, porque entonces los cocientes de la ecuacin se
aproximan a la unidad:
El amplificador operacional presenta una alta impedancia de entrada (Ri), una
impedancia de salida muy alta (Ro) y muy alta ganancia de tensin (A), lo que le hace
un buen amplificador de tensin.

c) Seal en modo diferencial y en modo comn:


La caractersticas ms importante de una conexin en circuito diferencial, como la que
ofrece el amplificador operacional, es amplificar fuertemente las seales que son
opuestas en las dos entradas, mientras que amplifica levemente las seales que son
comunes en las dos entradas. Un amplificador operacional proporciona un componente
de salida, resultado de la amplificacin de la diferencia de las seales aplicadas sobre
las entradas de signo positivo y de signo negativo y una componente que resulta de las
seales comunes para las dos entradas. Dado que la amplificacin de las seales de
entrada opuestas es mucho mayor que las seales de entrada comn, este circuito
presenta un rechazo de modo comn que est definido por un valor numrico
denominado relacin de rechazo de modo comn (CMRR).
Fig.22: Tipos de configuraciones

Entradas diferenciales

UNIVERSIDAD NACIONAL DEL CALLAO


Cuando se aplican entradas separadas al amplificador operacional, la seal diferencial
que se tiene como resultado ser la diferencia entre las dos seales.

Vd Vi1 Vi2
Entradas comunes
Cuando ambas seales de entrada son idnticas es posible definir un elemento de
seal comn debido a las dos entradas, definido como el promedio de la suma de las
seales.

Vc

1
Vi Vi 2
2 1

Voltaje de salida
Debido a que en general, cualquier seal aplicada a un amplificador operacional posee
tanto componentes en fase como fuera de fase, la salida se puede expresar de la
siguiente manera.
Vo Ad Vd AcVc

Donde:
Vd
Vc

= voltaje diferencial dado cuando las entradas son separadas.


= voltaje comn dado cuando las entradas son idnticas.

Ad
Ac

= ganancia diferencial del amplificados.


= ganancia en modo comn del amplificador.

Entradas de polaridad opuesta


Si las entradas de polaridad opuesta aplicadas a un amplificador operacional son
idealmente de signo opuesto,

Vi1 Vi2 Vs

, el voltaje diferencial resultante es:

Vd Vi1 Vi2 Vs Vs 2Vs


Mientras que el voltaje comn resultante es:

1
1
Vi1 Vi2 Vs Vs 0
2
2

Vc

UNIVERSIDAD NACIONAL DEL CALLAO


Por lo que el voltaje de salida resultante es:
Vo Ad Vd AcVc Ad 2Vs 0 2 Ad Vs
Esto muestra que cuando las entradas son seales ideales opuestas (sin elemento
comn), la salida es la ganancia diferencial multiplicada por dos veces la seal aplicada
a una de las entradas.
Entradas de la misma polaridad
Si se aplican de la misma polaridad a un amplificador operacional,
voltaje diferencial resultante es:

Vi1 Vi2 Vs

, el

Vd Vi1 Vi2 Vs Vs 0
Mientras que el voltaje comn resultante es:

Vc

1
1
Vi1 Vi2 Vs Vs Vs
2
2

Por lo que el voltaje de la salida resultante es:


Vo Ad Vd AcVc Ad (0) AcVs AcVs
Esto muestra que cuando las entradas son seales en fase ideales (no hay seal
diferencial), la salida es la ganancia en modo comn multiplicada por la seal de
entrada,

Vs

, lo que muestra que solamente ocurre la operacin en modo comn.

d) Ganancia en modo diferencial y comn:


La ganancia de voltaje del amplificador diferencial simple.

Puede calcularse

Para tener la misma ganancia con respecto a las dos entradas, necesitamos que

UNIVERSIDAD NACIONAL DEL CALLAO

En cuyo caso

Si definimos

El circuito anterior puede representarse como:

Para el caso en que R1 = R3 y R2 = R4.


La ganancia de modo diferencial se define como

Ganancia en modo comn


Para el circuito anterior, Adm = R2/R1. La ganancia de modo comn se define como:

Y es cero si las resistencias son perfectas y el AO ideal.


Acm debido a error en las resistencias
En caso de que las resistencias tengan un error,

Acm 0

y debe calcularse. Por

ejemplo si una de las resistencias R2 es ms pequea por un factor

UNIVERSIDAD NACIONAL DEL CALLAO

Para calcular Acm, permitamos que vdm = 0 de tal modo que v1 = v2 = vcm, y

Expandiendo y cancelando, obtenemos que

Tolerancia de las resistencias


El caso que hemos visto asume que el error es en solo una resistencia. La tolerancia p
de las resistencias implica un error potencial en el valor de cada una de las cuatro
resistencias.

El peor caso ocurre cuando el balance que implica la ecuacin

UNIVERSIDAD NACIONAL DEL CALLAO

Lo que equivale,

en termino de

nuestro anlisis previo, a un

= 4p.

CMRR del AO
Aun si las resistencias son perfectas, existe un error debido a la ganancia de modo
comn del AO.

Si tomamos vP = vN , vcm representa el voltaje en cualquiera de los dos terminales de


entrada del AO. De esta ecuacin se puede observar que el trmino vcm/CMRR tiene el
mismo efecto que un cambio en el voltaje de offset VOS de magnitud.

e) Rechazo en modo comn


Las soluciones anteriores proporcionan las relaciones que pueden usarse para medir
Ad y Ac

en circuitos con amplificadores operacionales.

Vi1 Vi2 Vs 0.5V

Ad

1. Para medir
haga
Vd Vi1 Vi2 0.5V 0.5V 1V

Vc
y

1
2

i1

Vi2

1
2

, para que:

0.5V 0.5V 0V

bajo estas condiciones, el voltaje de salida es:


Vo Ad Vd AcVc Ad 1V Ac 0 Ad

Por lo tanto, hacer los voltajes de entrada

Vi1 Vi2 0.5V

voltaje de salida numricamente igual al valor de

Ad

da como resultado un

UNIVERSIDAD NACIONAL DEL CALLAO


Vi1 Vi2 V s 1V

Ac

2. Para medir
: haga
Vd Vi1 Vi2 1V 1V 0V

Vc
y

1
2

i1

, para que:

Vi2 12 1V 1V 1V

bajo estas condiciones, el voltaje de salida es:


Vo Ad Vd AcVc Ad 0V Ac 1V Ac

Por lo tanto, hacer los voltajes de entrada


de salida numricamente igual al valor de

Vi1 Vi2 1V
Ac

da como resultada un voltaje

Fig.23: Ejemplo de como al amplificador de instrumentacin ingresan dos seales de modo


comn, provenientes de resistencias y otra de ca. Vruido inducida sobre los cables de entrada
al amplificador.

Ad y Ac
Una vez que se obtuvo
(como en el procedimiento de medicin tratado
anteriormente), podemos calcular un valor para la relacin de rechazo en modo
comn (CMRR) definida por la siguiente ecuacin:

CMRR

Ad
Ac

El valor de la CRM tambin puede expresarse en trminos logartmicos como:

CMRR log 20 log 10

Ad
Ac

UNIVERSIDAD NACIONAL DEL CALLAO


Debe quedar claro que la operacin deseada tendr una A d muy grande con una Ac
muy pequea. Esto es, el componente de seal de polaridad opuesta aparecer
amplificado de una manera muy grande a la salida, y en cambio, las componentes
de seal que estn en fase se cancelarn en su mayor parte, por lo que la ganancia
en modo comn Ac resultar muy pequea. Lo ideal es que el valor de la CMRR es
infinito. En la prctica, mientras mayor sea el valor de la CMRR, mejor ser la
operacin del circuito.
Podemos expresar el voltaje de la salida en trminos del valor de la CMRR de la
manera siguiente:

Vc

Vo Ad * V d 1
*

CMRR
V
d

Aunque estn presentes los componentes V c y Vd de la seal la ecuacin anterior


muestra que para valores grandes del CMRR el voltaje de salida se deber
principalmente a la seal diferencial con el componente de modo comn reducido o
rechazado en gran medida.

PROBLEMAS PROPUESTOS:
1.- Se tiene el circuito mostrado en la siguiente figura, se pide calcular:
a) Dibujar la seal en modo diferencial.
b) Calcular el valor de R.

Solucin:

a) De la grfica se tiene que es el caso de un inversor sumador.

UNIVERSIDAD NACIONAL DEL CALLAO

i=i1+i2
0Vs
V 10
=
20 k
10 K

V 20
5K

VS=2 V 14 V

b) El valor de la resistencia conectada a la entrada no inversora no afecta al


funcionamiento del circuito por lo que puede tomar cualquier valor.
2.- Dado del circuito de la figura siguiente calcular la relacin de rechazo de modo
comn CMRR en decibelios.

Solucin

UNIVERSIDAD NACIONAL DEL CALLAO


Por formula La definicin la relacin de rechazo de modo comn en dB es :
CMRR dB=20 log (

Ad
)
Ac

Necitamos conocer los valores de Ad y Ac. Como en este caso R4 es diferente a R3 y


R2 es diferente a R1 tendremos que aplicar la formula.

v 0= 1+

R2
R1

R4
R3
R4
1+
R3

(( ))

V 1

R2
V0
R1

R 2 47
=
=10
R 1 4.7
R 4 42.9
=
=11
R 3 3.9
Reemplazando en la ecuacin anterior.
v 0=( 1+ 10 )

11
( 1+11
) v 110 v 2=10.083 v 110 v 2

Se sabe que un amplificador operacional:


vd =v 1v 2 i
vc =

v 1+ v 2
2 vc=v 1+ v 2 . ii
2

Sumando i y ii
vd +2 vc =2 v 1
v 1=vc+

vd
2

Restando i y ii

2 vcvd=2 v 2

UNIVERSIDAD NACIONAL DEL CALLAO


v 2=vc

vd
2

Reemplazando v1 y v2 en v0

v 0=10.83 vc +

vd
vd
10 vc
=10.04 vd +0.083 vc
2
2

) (

Si comparamos esta ltima ecuacin con la ecuacin de un amplificador real:


v 0=Ad x Vd+ Ac x Vc

Se concluye que Ad=10.04 y Ac=0.083 con lo cual


CMRR dB=20 log

=41.65 dB
( 10.04
0.083 )

3.- Hallar la relacin entre v1 y v2

EN LA PRIMERA ETAPA PRIMERO i1=I2

0.60 0V 1
=
1K
3K
DESPEJAMOS V1

V 1=1.8 .(1)
EN LA SEGUNDA ETAPA I3+I4=I5

0.50 1.80 0V 2
+
=
1K
2K
2K
DESPEJAMOS V2

v 2=2.8 .(2)

UNIVERSIDAD NACIONAL DEL CALLAO


RELACION ENTRE V1 Y V2

V 1 1.8
=
=0.6428
V 2 2.8

III. BIBLIOGRAFIA:
https://cv3.sim.ucm.es/access/content/group/portal-uatducma43/webs/material_original/apuntes/PDF/05_amplificadores_entrada_diferenc
ial.pdf
https://es.scribd.com/doc/45767795/OPERACION-EN-MODO-DIFERENCIALY-MODO-COMUN
http://www.utp.edu.co/~eduque/publicaciones/modo-com.PDF

http://daqcircuitos.net/index.php/circuitos-tipicos-conamplificadores-operacionales/circuito-diferencial
https://es.wikipedia.org/wiki/Amplificador_operacional

UNIVERSIDAD NACIONAL DEL CALLAO

https://www.youtube.com/watch?v=myzQZKGR0Wc
http://es.slideshare.net/AnaCegarra/amplificadores-diferencialesy-en-cascada

You might also like