You are on page 1of 13

UNIVERSIDAD NACIONAL DEL CALLAO

Facultad de ingeniera elctrica y electrnica


Escuela de ingeniera electrnica

INFORME N1 DE SISTEMAS DIGITALES


(BIESTABLES ASINCRONOS Y SINCRONOS)

Profesor: ING. UTRILLA SALAZAR DARIO


Curso: SISTEMAS DIGITALES - LABORATORIO

Integrante:
RAMOS GUTIERREZ RENZO JESUS

____________

1413220602

____________

Firma del estudiante

Firma del docente

2016-A

I.

INTRODUCCION
En el presente informe se desarrollar el anlisis funcional de los biestables asncronos
(Latchs) y Sncronos (flip-flops); los cuales representan los dispositivos fundamentales para
el diseo de registros, contadores, mquinas de estados, memorias y todo circuito
secuencial.

II.

OBJETIVOS

A. Objetivos Generales

Implementar los circuitos biestables asncronos (Latch) y sncronos (flip-flop), utilizando


compuertas lgicas.
La visualizacin del funcionamiento de cada uno de los biestables (Latchs t flip-flops)
utilizando leds como salidas.
Implementar circuitos bsicos con biestables.
Adquirir la destreza para el montaje y cableado de los circuitos digitales en prothoboard.

B. Objetivos Especficos

Para cada funcin lgica, implementar con circuitos integrados de tecnologa TTL (serie
74). Buscar la referencia correspondiente en los manuales adecuados.
Se implementar como entrada DIPSWITCHs y como salidas lgicas LEDS.
Implementar los circuitos correspondientes en prothoboard, analizar su funcionamiento y
comprobar sus estados, para luego apuntarlos en su respectiva tabla de verdad.

III.

RESUMEN
En este presente informe previo, tuve la necesidad de consultar el manual de TTL para
poder identificar el funcionamiento de cada pin que tienen los circuitos integrados usados.
Tambin recurr al programa de ISIS PROTEUS, para verificar primeramente los estados de
los circuitos propuestos para implementar en laboratorio, luego proced a hacer sus tablas
de verdad de cada circuito propuesto respectivamente, y finalmente, implementarlo en un
prothoboard y comprobar el funcionamiento tanto terico como experimental.

IV.

MARCO TEORICO
Entradas y salidas:

a. DIP SWITCH
Este tipo de interruptor se disea para ser utilizado en un tablero similar al de circuito
impreso junto con otros componentes electrnicos y se utiliza comnmente para
modificar/personalizar el comportamiento hardware de un dispositivo electrnico en ciertas
situaciones especficas. Fueron utilizados considerablemente en las viejas
tarjetas ISA (Acrnimo de Industry Standard Architecture). Los interruptores DIP son una
alternativa a los jumper. Su ventaja principal es que son ms rpidos y fciles de configurar
y cambiar y no hay piezas sueltas que perder. Se pueden considerar como conjunto de
interruptores minsculos para ser insertados en circuitos impresos.
Diodos Leds
Un led es un componente optoelectrnica pasivo y, ms concretamente, un diodo que
emite luz. Cuando un led se encuentra en polarizacin directa, los electrones pueden
recombinarse con los huecos en el dispositivo, liberando energa en forma de fotones. Este
efecto es llamado electroluminiscencia y el color de la luz (correspondiente a la energa del
fotn) se determina a partir de la banda de energa del semiconductor. Por lo general, el
rea de un led es muy pequea (menor a 1 mm2), y se pueden usar componentes pticos
integrados para formar su patrn de radiacin. Comienza a lucir con una tensin de unos 2
Voltios.

Fig.1 caractersticas del


diodo led

V.

Fig.2 polarizacin del


diodo led

CUESTIONARIO DEL INFORME PREVIO

1. Describir el concepto de Biestable Asncrono, analice su funcionamiento y mencione


los tipos de latches.
Es un multivibrador capaz de permanecer en uno de dos estados posibles
durante un tiempo indefinido en ausencia de perturbaciones. Esta caracterstica es
ampliamente utilizada en electrnica digital para memorizar informacin. El paso de un
estado a otro se realiza variando sus entradas.
Biestable Asncrono. - Es un Biestable que solo tiene entradas de control, y el ms empleado
es el Biestable RS.
Latch. - es un circuito electrnico Biestable asncrono usara para almacenar informacin en
sistemas lgicos digitales. Un latch puede almacenar un bit de informacin, asimismo los
Biestable. -

latches se pueden agrupar de tal manera que logren almacenar ms de 1 bit. Los latches
son dispositivos que no tienen entrada de reloj y cuyo cambio en los estados de salida es
funcin del estado presente en las entradas y de los estados previos en las salidas
(retroalimentacin). Existen dos tipos de latch: Latch D y Latch RS.
Latch D.- tambin conocido como latch transparente, debido a que el nivel presente en D se
almacenara en el latch en el momento en que la entrada Habilitar (EN), sea activada,
generalmente mediante un estado alto, es decir 1 (u ON). Al tener dos entradas para el
ingreso de datos (EN y D), tenemos 4 posibles combinaciones. Cada combinacin define el
estado presente en Q.

EN

U3

U1

1
NAND

NAND

U4

U2

LED-BIRY

-Q

1
NAND

R1

R2

LED-BIRY

NAND

222

222

Fig.3 Circuito Digital del Latch D.

Tabla obtenida al dar valores a cada una de las combinaciones con D Y EN.
Tabla reducida:
EN

Qn

Qn-1

Qn-1

Es el latch lgico ms simple, donde R y S representan los estados reset y set


respectivamente. El latch construido mediante la interconexin retroalimentada de puertas lgicas
NOR, o tambin por puertas lgicas NAND (aunque en este caso la tabla de verdad tiene salida
lgica negativa para evitar la incongruencia de los datos). El bit almacenado est presente en la

salida marcada como Q, y Q su complementacin (valor negado de Q). Al tener dos entradas
Latch R-S.-

para el ingreso de datos (S y R), tenemos 4 posibles combinaciones.

U5

1
NOR

Q
LED-BIRY

R3
222

Fig.4 Circuito
U6 digital del Latch RS.

Tabla
al dar
cada

-Q

NOR

LED-BIRY

combinacin posible del Latch RS.

R4
222

obtenida
valores a

R
S
Qn
0
0
Qn-1
0
1
1
1
0
0
1
1
indeterminado
El estado indeterminado, es un estado donde trata de restablecer e inicializar el latch al mismo
tiempo, provocando resultados inesperados.
2. Describe el concepto de Biestable sncrono, analice su funcionamiento y describa los tipos
de Flip flops convencionales.
tambin llamado flip-flop, es un Biestable que adems de tener entradas de
control, posee una entrada de sincronismo o de reloj. En los biestables sncronos las salidas
cambian con las entradas y cuando se les aplica una seal de reloj. Por tanto, las seales de
salida estn controladas por una seal de sincronismo, validndose cuando es activada esta
seal de sincronismo.
Biestable RS sncrono. - El Biestable RS sncrono se obtiene partiendo del Biestable RS asncrono y
aadiendo puertas AND a la entrada del circuito. Cuando la entrada de reloj est a nivel 0, las
salidas de las puertas AND son 0 y por tanto, las entradas al circuito Biestable se bloquean a 0 y
0, mantenindose los valores de salida, cuando la entrada de reloj est a nivel 1, las salidas de
las puertas AND valen lo mismo que R y S, realizndose la funcin del Biestable.
Biestable sncrono. -

Fig.5 Circuito digital del Biestable RS sncrono.

Ecuacin caracterstica del Flip-flop RS: Qn+1 =

Qn+ R S
R

Tabla obtenida al dar valores a cada combinacin posible del flip-flop RS.
Qn

Q n

Qn-1

Qn1

NP

NP

CLOCK

NP: estado no permitido, es un estado donde trata de restablecer e inicializar el latch al mismo
tiempo, provocando resultados inesperados.

fig.6 Circuito digital del Biestable D sncrono.

En este tipo de biestables cuando la seal del reloj tiene flanco de subida, la
salida toma el valor de la entrada D, y mientras no haya una seal de flanco generada por el reloj,
la salida permanece invariable (memorizada).
Se puede realizar este Biestable a partir del Biestable RS sncrono, con la entrada R conectada a
la seal invertida de D y la entrada S igual a la seal D.
Biestable D sncrono. -

Tabla obtenida al dar valores a cada combinacin posible del Biestable D sncrono:
D

CLOCK

Ecuacin caracterstica del flip-flop D: Q n+1= Q

Es verstil y es uno de los flip-flop ms usados. Su funcionamiento es idntico al del


Flip-flop (FF) RS en las condiciones SET, RESET y de permanencia de estado. La diferencia est
en que el FF JK no tiene condiciones no validas como ocurre en el RS.
Biestable JK. -

Fig.7 Circuito digital del FF JK.

CLK

(1)

R10

222

U22

Tabla

U24

0
NAND

LED-BIRY

NAND_3

U23

-Q

U25

LED-BIRY
NAND

R12
222

R13
222

NAND_3

obtenida experimentalmente del flip-flop (FF) JK:


P

CLOCK

Qn

Q n

0
0
0
0
0
0
0
0
1
1
1
1
1

0
0
0
0
1
1
1
1
0
0
0
0
1

0
0
1
1
0
0
1
1
0
0
1
1
0

0
1
0
1
0
1
0
1
0
1
0
1
0

X
X
X
X
X
X
X
X
X
X
X
X

1
1
1
1
1
1
1
1
0
0
0
0
Qn

1
1
1
1
0
0
0
0
1
1
1
1
Q n

1
Qn1

Qn1

Simplificando la tabla, para poder trabajar mejor con ella a futuro:


P

CLOCK

Qn

Q n

0
0
1
1

0
1
0
1

X
X
X
0

X
X
X
0

X
X
X

1
1
0
Qn

1
0
1
Q n

Qn1

Qn-1

Dispositivo de almacenamiento temporal de 2 estados. El Biestable T cambia


de estado (toggle en ingls) cada vez que la entrada de sincronismo o de reloj se dispara
mientras la entrada T est a nivel alto. Si la entrada T est a nivel bajo, el Biestable retiene el
nivel previo. Puede obtenerse al unir las entradas de control de un Biestable JK, unin que se
corresponde a la entrada T.
Biestable sncrono T.-

0
U26:A

R10

D3

1
LED-BIRY

CLK

222

CLK

(1)

R14
222

2
4027

Tabla obtenida al poner cada estado posible del circuito digital mostrado en la fig.11:
Este circuito (Biestable T), trabaja igual que el Biestable JK, cuando la entrada P y C estn en
alto.
P
0
0
1
1

C
0
1
0
1

T
X
X
X
0

CLOCK
X
X
X

Qn
1
1
0
0

Reduciendo y deduciendo de la tabla anterior, se obtiene:


P
1
1

C
1
1

T
0
1

CLOCK
C

Qn
Qn-1
n1
Q

3. De los manuales tcnicos, obtener los IC TTL y CMOS; que realizan la funcin Latch y Flipflops, analice su tabla de verdad y funcionamiento.

74ls379 flip-flop D

74ls363 Latch D

74ls114, 74ls76A flip-flop JK

74LS279 latch RS

4. Cul es la diferencia principal entre un Latch y un flip-flop.


La diferencia entre un Latch y un Flip-flop, es que no necesitan una seal de reloj para su
funcionamiento.
5. Analice el funcionamiento del Flip-flop Maestro-Esclavo; investigar sus ventajas.
Un flip-flop maestro-esclavo (master-slave) se construye mediante dos flip-flops en cascada: un
circuito sirve como maestro y el otro como Esclavo. Cuando el reloj se halla en alta, el flip-flop
master se encuentra habilitado, con lo que la salida del mismo ser funcin de las entradas del
flip-flop esclavo, mientras que el flip-flop esclavo se encuentra inhibido, con lo cual mantiene el
estado.
6. Describir las caractersticas de disparo de flip-flop por pulso y por flancos.
Cuando un flip-flop tiene un disparo por pulso, quiere decir que recibe un estado de 0 (off) o 1
(ON), y cuando recibe un disparo por flanco, es el instante cuando cambia de nivel (de 1 a 0 o de
0 a 1).
7. Utilizando Flip-flop JK, desarrollar los circuitos para convertir a:

a) Flip-flop R-S:

P
0

R10

222

U21

CLK
K

2
4027

U23
AND

0
NOT

Fig.9 Flip-flop R-S utilizando Flip-flop JK.

b) Flip-flop D:

D3

1
LED-BIRY

U26:A

7
3

CLK

(1)

R14
222

P
0
J

LED-BIRY

R14
222

U1

NOT

D3

CLK

R10

6
3

222

U26:A

CLK

(1)

4027

Fig10. Flip-flop D utilizando un flip-flop JK.

c) Flip-flop T:

P
0
U26:A

LED-BIRY
Q

222

D3

CLK

R10

CLK

(1)

R14
222

2
4027

Fig.11 Flip-flop T utilizando un flip-flop JK.

VI.

CIRCUITOS PRESENTADOS EN LABORATORIO

2) Analizar el funcionamiento del circuito mostrado a continuacin y construir su tabla de


verdad.

1
U1

0
U5

U3

AND

Q
LED-BIBY

OR

(2)

NOR

R2
222

R1
222

U2

U4

AND

NOR

U6

-Q
LED-BIBY

OR

Fig.12 Circuito implementado.

Tabla de verdad Simplificada:


P

CLOCK

Qn

1
1
0

1
0
1

X
X
X

X
X
X

X
X
X

1
1
0

Q n

1
0
1

Qn1

Qn-1

NP

NP

4) Utilizando flip-flop D, disear un circuito que le permita convertir a Flip-flop JK.


Implementar el circuito y verificar su tabla de verdad.

U3

K 1
J 1

U2

U5
AND
NOT

U4
OR

D1

U1

clock

AND

D2LED-BIBY

CLK

R1
222

R2
222

Q
(2)

DTFF

LED-BIBY

Fig.13 Circuito implementado 2.

VII.

CONCLUSIONES
La conclusin que saco en este informe previo, es que, viendo el funcionamiento de cada
Biestable, ya sea sncrono o asncrono, podemos hallar muchas maneras en poco poder
usarlos para poder implementarlo o crear un circuito con la funcin que nosotros queramos,
como, por ejemplo, contadores, cerraduras y entre otras aplicaciones tiles para nosotros los
universitarios.

VIII.

BIBLIOGRAFIA

Floyd Thomas L. Fundamentos de sistemas digitales 7 edicin.Peason Education, SA.


Madrid.

VillaSeor Gomez, J. Circuitos elctricos y aplicaciones digitales 2 edicin 2012.

John F. Wakerly. Diseo Digital, principios y prcticas. Editorial Prentice Hall

Louis Nashelsky. Fundamentos de tecnologa digital. 1 Edicin. Noriega Editores,Limusa.

You might also like