Professional Documents
Culture Documents
Contenido
[ocultar]
1 Lgica directa
o 1.1 Puerta SI o Buffer
o 1.2 Puerta AND
o 1.3 Puerta OR
o 1.4 Puerta OR-exclusiva (XOR)
2 Lgica negada
o 2.1 Puerta NO (NOT)
o 2.2 Puerta NO-Y (NAND)
5 Implementacin
6 Enlaces Externos
7 Vase tambin
Salida A
Entrada B
Salida
[editar] Puerta OR
),
Entrada B
Salida
Entrada B
Salida
Se puede definir esta puerta como aquella que da por resultado uno, cuando los valores
en las entradas son distintos. ej: 1 y 0, 0 y 1 (en una compuerta de dos entradas).
Si la puerta tuviese tres o ms entradas , la XOR tomara la funcin de suma de paridad,
cuenta el nmero de unos a la entrada y si son un nmero impar, pone un 1 a la salida,
para que el nmero de unos pase a ser par. Esto es as porque la operacin XOR es
asociativa, para tres entradas escribiramos: a (b c) o bien (a b) c. Su tabla de
verdad sera:
XOR de tres entradas
Entrada A
Entrada B
Entrada C
Salida
Salida
Se puede definir como una puerta que proporciona el estado inverso del que est en su
entrada.
Entrada B
Salida
Podemos definir la puerta NO-Y como aquella que proporciona a su salida un 0 lgico
nicamente cuando todas sus entradas estn a 1.
Entrada B
Salida
Podemos definir la puerta NO-O como aquella que proporciona a su salida un 1 lgico
slo cuando todas sus entradas estn a 0. La puerta lgica NOR constituye un conjunto
completo de operadores.
Entrada B
Salida
Se puede definir esta puerta como aquella que proporciona un 1 lgico, slo si las dos
entradas son iguales, esto es, 0 y 0 1 y 1 (2 encendidos o 2 apagados).
Puertas OR y NOT.
Puertas NAND.
Puertas NOR.
Salida funcin
NAND(A,B)
Salida funcin
NOR(A,B)
1 1
1 0
0 1
0 0
Indice
1. Circuitos integrados digitales
2. Familias Lgicas
3. Caractersticas Importantes
4. Funciones Y Tablas De Verdad
5. Circuitos Internos En Los Chips
6. Bibliografa
1. Circuitos integrados digitales
Los circuitos integrados son la base fundamental del desarrollo de la electrnica en la
actualidad, debido a la tendencia a facilitar y economizar las tareas del hombre.
Por esto es fundamental el manejo del concepto de circuito integrado, no slo por aquellos
que estn en contacto habitual con este, sino tambin por las personas en general, debido a
que este concepto debe de quedar inmerso dentro de los conocimientos mnimos de una
persona.
Un circuito integrado es una pieza o cpsula que generalmente es de silicio o de algn otro
material semiconductor, que utilizando las propiedades de los semiconductores, es capaz de
hacer las funciones realizadas por la unin en un circuito, de varios elementos electrnicos,
como: resistencias, condensadores, transistores, etc.
El REA ocupada por cada puerta, que depende a su vez del tipo y del nmero de
transistores utilizados para realizarla. Cuanto menor sea esta rea mayor ser la
capacidad de integracin a gran escala.
2. Familias Lgicas
Los circuitos digitales emplean componentes encapsulados, los cuales pueden albergar
puertas lgicas o circuitos lgicos ms complejos.
Estos componentes estn estandarizados, para que haya una compatibilidad entre
fabricantes, de forma que las caractersticas ms importantes sean comunes. De forma
global los componentes lgicos se engloban dentro de una de las dos familias siguientes:
TTL: diseada para una alta velocidad.
CMOS: diseada para un bajo consumo.
Actualmente dentro de estas dos familias se han creado otras, que intentan conseguir lo
mejor de ambas: un bajo consumo y una alta velocidad.
La familia lgica ECL se encuentra a caballo entre la TTL y la CMOS. Esta familia naci
como un intento de conseguir la rapidez de TTL y el bajo consumo de CMOS, pero en raras
ocasiones se emplea.
Cuadro Comparativo De Las Familias
PARAMETRO
2.
3.
4.
5.
Tension De Alimentacion
CMOS: 5 a 15 V (dependiendo de la tensin tendremos un tiempo de propagacin).
TTL : 5 V.
Parmetros de puerta
Las puertas lgicas no son dispositivos ideales, por lo que vamos a tener una serie de
limitaciones impuestas por el propio diseo interno de los dispositivos lgicos.
Internamente la familia TTL emplea transistores bipolares (de aqu su alto consumo),
mientras que la familia CMOS emplea transistores MOS (a lo que debe su bajo consumo).
1.
2.
3.
Margen De Transicion
Debido a que dos puertas de la misma familia no suelen tener las mismas
caractersticas debemos emplear los valores extremos que tengamos, utilizando el
valor de VIL mx ms bajo y el valor de VIH mn ms alto.
AL mx: VH mx - VL mn
AL mn : VH mn - VL mx
5.
Amplitud Logica
El ruido es el elemento ms comn que puede hacer que nuestro circuito no funcione
habiendo sido diseado perfectamente. El ruido puede ser inherente al propio circuito
(como consecuencia de proximidad entre pistas o capacidades internas) o tambin
como consecuencia de ruido exterior (el propio de un ambiente industrial).
Si trabajamos muy cerca de los lmites impuestos por VIH y VIL puede que el ruido
impida el correcto funcionamiento del circuito. Por ello debemos trabajar teniendo en
cuenta un margen de ruido:
VMH (margen de ruido a nivel alto) = VOH mn - VIH mn
VML (margen de ruido a nivel bajo) = VIL mx - VOL mx
VOH y VOL son los niveles de tensin del uno y el cero respectivamente para la salida
de la puerta lgica.
Supongamos que trabajamos a un nivel bajo de VOL = 0'4 V con VIL mx = 0'8 V. En
estas condiciones tendremos un margen de ruido para nivel bajo de: VML = 0'8 - 0'4
= 0'4 V
6.
Ruido
Es el mximo nmero de puertas que podemos excitar sin salirnos de los mrgenes
garantizados por el fabricante. Nos asegura que en la entrada de las puertas excitadas:
VOH es mayor que VOH mn
VOL es menor que VOL mn
Para el caso en que el FAN OUT sea diferente a nivel bajo y a nivel alto, escogeremos
el FAN OUT ms bajo para nuestros diseos.
Si adems nos encontramos con que el fabricante no nos proporciona el FAN OUT
podemos calcularlo como:
FAN OUT = IOL mx / IIL mx
Donde IOL e IIL son las corrientes de salida y entrada mnimas de puerta.
7.
Fan Out
Es la media de potencia disipada a nivel alto y bajo. Se traduce en la potencia media
que la puerta va a consumir.
8.
Potencia Disipada
Definimos como tiempo de propagacin el tiempo transcurrido desde que la seal de
entrada pasa por un determinado valor hasta que la salida reacciona a dicho valor.
vamos a tener dos tiempos de propagacin:
Tphl = tiempo de paso de nivel alto a bajo.
Tplh = tiempo de paso de nivel bajo a alto.
Como norma se suele emplear el tiempo medio de propagacin, que se calcula como:
Tpd = (Tphl + Tplh)/2
9.
Tiempos De Propagacion
10.
Se define como:
Fmx = 1 / (4 * Tpd)
Familias Lgicas Del Ti
ABT
Advanced BiCMOS Technology (Tecnologa Avanzada De BiCMOS)
ABTE/ETL
Advanced BiCMOS Technology / Enhanced Transceiver Logic (La Tecnologa Avanzada
De BiCMOS / Realz Lgica Del Transmisor-receptor )mecanismo impulsor de alta
velocidad, alto, 5 V VCC ABTE tiene mrgenes ms anchos del ruido y es al revs
compatible con lgica existente de la TTL. Los dispositivos de ABTE utilizan la
especificacin de VME64-ETL con tolerancias apretadas el tiempos de la posicin
oblicua y de la transicin. ABTE es manufacturado con un proceso de 0,8 micrones
BiCMOS proporcionando al alto mecanismo impulsor hasta 90 mA. Otras caractersticas
incluyen un contacto diagonal y los resistores internos del pullup en los contactos del
control para el mximo viven proteccin de la insercin. Megabus-sostenga el trazado de
circuito elimina los resistores externos del pullup en las entradas de informacin y los
resistores serie-series-damping en las salidas para humedecer reflexiones.
AC/ACT
Advanced CMOS Logic (Lgica Avanzada Del Cmos)
AHC/AHCT
Advanced High-Speed CMOS Logic (Lgica De alta velocidad Avanzada Del Cmos)
ALB
Advanced Low-Voltage BiCMOS (Low-Voltage Avanzado BiCMOS)
ALS
Advanced Low-Power Schottky Logic (Lgica Avanzada De Low-Power Schottky)
velocidad baja, alto mecanismo impulsor, 5 V VCC
AS
Advanced Schottky Logic (Lgica Avanzada De Schottky) velocidad media, alto
mecanismo impulsor, 5 V VCC
ALVC
Advanced Low-Voltage CMOS Technology (Tecnologa Avanzada De Low-Voltage
Cmos )
ALVT
Advanced Low-Voltage BiCMOS Technology (Tecnologa Avanzada De Low-Voltage
BiCMOS ) mecanismo impulsor de alta velocidad, alto, 3,3 V VCC
ALVT es una familia del megabus-interfaz del alto rendimiento 3.3-V. stos disearon
especialmente 5-V tolerante, productos 3.3-V utilizan las 0,6 m tecnologas del BiCMOS
para las funciones del megabus-interfaz. ALVT proporciona al funcionamiento superior,
entregando 2,4 retardos de la propagacin del ns, el mecanismo impulsor actual de 64 mA,
y el consumo de energa esttico de 90 A. Los dispositivos de ALVT tienen megabussostienen las clulas en entradas de informacin para eliminar la necesidad de los resistores
externos del pullup para flotar entradas de informacin. La familia de ALVT tambin
BCT
BiCMOS Bus-Interface Technology (Tecnologa De BiCMOS Bus-Interface) mecanismo
impulsor de alta velocidad, alto, 5 V VCC
BCT es una familia de 8 -, 9 -, y los programas pilotos 10-bit, los cierres, los transmisoresreceptores, y los transmisores-receptores registrados. Diseado especficamente para las
aplicaciones del megabus-interfaz, BCT ofrece la entrada-salida de la TTL con el alto
mecanismo impulsor de las velocidades, de la salida 64-mA, y potencia muy baja en el
modo lisiado. Una familia de rpido, alto-conduce funciones del megabus-interfaz que
proporcione a incidente-agite la conmutacin requerida por aplicaciones grandes de la
placa madre se ha incorporado en el ofrecimiento de BCT. Diseado especficamente
asegurarse incidente-agite cambiar abajo a 25 ohmios, los dispositivos en la familia del
programa piloto de la bajo-impedancia de BiCMOS pueden maximizar la velocidad y la
confiabilidad de sistemas pesadamente cargados. Cada dispositivo en esta serie entrega 188
mA de la corriente de mecanismo impulsor de I OL. Tambin en nuestra familia de BCT
incluyen a una serie de programas pilotos de la memoria. Estos dispositivos incorporan un
resistor serie-series-damping para reducir llegan ms all y el aterrizaje corto que puede
ocurrir en aplicaciones memoria-memory-driving.
64BCT
64-Series BiCMOS Technology (tecnologa de 64-Series BiCMOS) mecanismo impulsor
de alta velocidad, alto, 5 V VCC
BTA
Bus-Termination Arrays (Matrices De Bus-Termination)
CBT
Crossbar Technology
Interfaces de bus de velocidad altas
En el mercado de la informtica de hoy, el poder y velocidad son dos de las preocupaciones
principales. CBT puede dirigirse los dos de estos problemas en aplicaciones de la businterface. CBT permite a un dispositivo de la bus-interface funcione como un mismo
interruptor del bus rpido y aisla buses eficazmente cuando el interruptor est cerrado y
ofreciendo retraso de la propagacin muy pequeo cuando el interruptor est abierto. Estos
dispositivos pueden funcionar como bus de gran velocidad une entre los componentes del
CDC
74F
FB+/BTL
FIFO
GTL
Gunning-Transceiver-Logic Technology
HC/ HCT
High-Speed CMOS Logic (Lgica de CMOS de gran velocidad) velocidad baja, paseo bajo, 5
V VCC,
Para los requisitos de lgica de bajo-poder, TI ofrece a una familia llena de lgica de
HC/HCT. Ms de 100 tipos del dispositivo estn disponibles, incluso las verjas, pestillos,
flip-flops, buffer/drivers, contadores, multiplexores, transrecibidores, y los transrecibidores
registrado. El HC familiar ofrece entradas CMOS-compatibles y los HCT familiar ofrece
entradas TTL-compatibles.
LS
LV
LVC
Low-Voltage CMOS Technology velocidad elemento, los meduim manejan, 3.3 V VCC
LVT
LVTZ
SSTL
LVDS
El diferencial de la baja tensin que seala (LVDS) es una nueva tecnologa que trata las
necesidades de las aplicaciones de hoy de la transmisin de datos del alto rendimiento.
Tambin se disea para resolver las necesidades de las aplicaciones futuras puesto que la
fuente de alimentacin puede ser tan baja como 2v. Esta tecnologa se basa en el estndar
de interfaz de ANSI/TIA/EIA-644 LVDS.
La tecnologa de LVDS ofrece una seal diferenciada de la baja tensin de 330mV (mximo
del abd 450mV de 250mV minuto) y de los tiempos rpidos de la transicin. Esto permite
que los productos traten las altas tarifas de datos que se extienden a partir de Mbps del 100
a mayor de 1 Gbps. Adems, el oscilacin de la baja tensin reduce al mnimo la disipacin
de la potencia mientras que proporciona a las ventajas de la transmisin diferenciada.
La tecnologa de LVDS se utiliza en dispositivos del programa piloto de lnea simple y de la
capa fsica del receptor as como chipsets ms complejos de la comunicacin del interfaz.
Los chipsets de la conexin del canal multiplexan y demultiplex lneas de seales lentas de
la TTL para proporcionar a un estrecho, velocidad, interfaz bajo de la potencia LVDS. Estos
chipsets proporcionan a ahorros dramticos de los sistemas en costes del cable y del
conector, tan bien como una reduccin en la cantidad de espacio fsico requerida para la
huella del conector.
Las soluciones de LVDS proveen de diseadores un nuevo alternativa a solucionar
problemas de alta velocidad del interfaz de la entrada-salida. LVDS entrega los milivatios
de los Megabites para las aplicaciones hambrientas de la transmisin de datos de la
anchura de banda de hoy y de maana.
Evolucion De Las Familias Logicas
3. Caractersticas Importantes
TTL
La familia TTL usa transistores del tipo bipolar por lo que est dentro de las familias lgicas
bipolares.
Las familias TTL estndar.Texas Instruments (1964) introdujo la primera lnea estndar de productos circuitales TTL.
La serie 5400/7400 ha sido una de las familias lgicas de Circuitos Integrados ms usadas.
La diferencia entre las versiones 5400 y 7400 es que la primera es de uso militar, operable
sobre rangos mayores de temperatura (de 55 a +125C) y suministro de alimentacin
(cuya variacin en el suministro de voltaje va de 4,5 a 5,5 V). La serie 7400 opera sobre el
rango de temperatura 0 70C y con una tensin de alimentacin de 4,75 a 5,75 V. Ambas
tienen un fan-out tpico de 10, por lo que pueden manejar otras 10 entradas.
TTL de baja potencia, serie 74L00:
Tienen menor consumo de energa, al costo de mayores retardos en propagacin, esta serie
es ideal para aplicaciones en las cuales la disipacin de potencia es ms crtica que la
velocidad. Circuitos de baja frecuencia operados por batera tales como calculadoras son
apropiados para la serie TTL.
TTL de alta velocidad, serie 74H00:
Poseen una velocidad de conmutacin mucho ms rpida con un retardo promedio de
propagacin de 6ns. Pero la velocidad aumentada se logra a expensas de una disipacin
mayor de potencia.
TTL Schotty, serie 74S00:
Tiene la mayor velocidad disponible en la lnea TTL.
Otras propiedades de los TTL son:
-En cualquier Circuito Integrado TTL, todas las entradas son 1 a menos que estn
conectadas con alguna seal lgica.
-No todas las entradas en un Circuito Integrado TTL se usan en una aplicacin particular.
-Se presentan situaciones en que una entrada TTL debe mantenerse normalmente BAJA y
luego hecha pasar a ALTA por la actuacin de un suiche mecnico.
-Las seales de entrada que manejan circuitos TTL deben tener transiciones relativamente
rpidas para una operacin confiable. Si los tiempos de subida o de cada son mayores que 1
s, hay posibilidad de ocurrencia de oscilaciones en la
salida.
CMOS
Acrnimo de Complementary Metal Oxide Semiconductor (Semiconductor
Complementario de xido Metlico).
Utilizados por lo general para fabricar memoria RAM y aplicaciones de conmutacin, estos
dispositivos se caracterizan por una alta velocidad de acceso y un bajo consumo de
electricidad. Pueden resultar daados fcilmente por la electricidad esttica.
La lgica CMOS ha emprendido un crecimiento constante en el rea MSI, mayormente a
expensas de TTL, con la cual es de directa competencia.
El proceso de fabricacin del CMOS es ms simple que TTL y tiene una densidad de
empaque mayor, permitiendo por consiguiente ms circuitera en un rea dada y
reduciendo el costo por funcin.
CMOS usa slo una fraccin de la potencia que se necesita para la serie TTL de baja
potencia (74L00) y es as apropiada idealmente para aplicaciones que usan potencia de
batera o potencia con batera de respaldo. La velocidad de operacin de CMOS no es
comparable an con las series TTL ms rpidas, pero se espera mejorar en este respecto.
La serie 4000A es la lnea ms usada de Circuitos Integrados digitales CMOS. Contiene
algunas funciones disponibles en la serie TTL 7400 y est en expansin constante. Algunas
caractersticas ms importantes de esta familia lgica son:
-La disipacin de potencia de estado esttico de los circuitos lgicos CMOS es muy baja.
-Los niveles lgicos de voltaje CMOS son 0 V para 0 lgico y + VDD para 1 lgico. El
suministro + VDD puede estar en el rango 3 V a 15 V para la serie 4000A, por lo que la
regulacin de la fuente no es una consideracin seria para CMOS. Cuando se usa CMOS con
TTL, el voltaje de la fuente se hace 5 V, siendo los niveles de voltaje de las dos familias los
mismos.
-La velocidad de conmutacin de la familia CMOS 4000A vara con el voltaje de la fuente.
-Todas las entradas CMOS deben estar conectadas a algn nivel de voltaje, preferiblemente
tierra o VDD. Entradas no usadas no pueden dejarse flotado (desconectadas), porque estas
entradas seran susceptibles al ruido. Estas entradas no usadas pueden tambin ser
conectadas a una de las entradas usadas, siempre y cuando no se exceda el fan-out de la
fuente de seal. Esto es altamente improbable debido al alto fan-out del CMOS.
Diferencias mas importantes:
variables f (a, b, c). El trmino abc es un producto cannico mientras que el trmino a + b +
c es una suma cannica.
El nmero mximo de productos cannicos o sumas cannicas viene dado por las
variaciones con repeticin de dos elementos tomados de n en n. El nmero de productos o
sumas cannicas de n variables es por lo tanto 2n.
Para mayor facilidad de representacin, cada termino cannico se expresa mediante un
nmero decimal equivalente al binario obtenido al sustituir las variables ordenadas con un
criterio determinado por un 1 o un 0 segn aparezcan en su forma directa o complementada
respectivamente.
Los circuitos digitales operan en el sistema numrico binario, que implica que todas las
variables de circuito deben ser 1 o 0. El lgebra utilizada para resolver problemas y procesar
la informacin en los sistemas digitales se denomina lgebra de Boole, basada sobre la
lgica ms que sobre el clculo de valores numricos reales. El lgebra booleana considera
que las proposiciones lgicas son verdaderas o falsas, segn el tipo de operacin que
describen y si las variables son verdaderas o falsas. Verdadero corresponde al valor digital 1,
mientras que falso corresponde a 0. Las tablas de verdad, llamadas tablas booleanas,
presentan todas las posibles combinaciones de entrada frente a las salidas resultantes.
Los teoremas del lgebra de Boole son demostrables a diferencia de los del lgebra
convencional, por el mtodo de induccin completa. Para poder realizar esto se emplean las
llamadas tablas de verdad que no son otra cosa que representaciones grficas de todos los
casos que pueden darse en una relacin y de sus respectivos resultados.
La tabla de verdad de una funcin lgica es una forma de representacin de la misma en la
que se indica el valor 1 o 0 que toma la funcin para cada una de las combinaciones posibles
de las variables de las cuales depende. En la siguiente tabla se representa la tabla de verdad
de una funcin de tres variables. La deduccin de la forma cannica de la funcin por
medio de la tabla de verdad resulta sencilla.
Si, para una determinada combinacin de las entradas, la fusin toma el valor lgico 1, el
producto cannico de todos los posibles 2n, que vale 1 para dicha combinacin, ha de
formar parte de la funcin. La deduccin del producto cannico correspondiente es
inmediata asignando al estado 0 la variable inversa y al estado 1 la variable directa.
c
0
0
0
0
1
1
1
Ahora pasaremos a especificar cada uno de los circuitos bsicos que hemos resumido
anteriormente en la tabla.
Circuito OR
Es un dispositivo digital que entrega una salida baja cuando todas sus entradas son bajas, y
una salida alta cuando existe por lo menos un alto en cualquiera de sus entradas o en las
dos al mismo tiempo.
El signo (+) denota la funcin propia de una compuerta OR y no se puede omitir, tampoco
debe confundirse con el signo ms de la suma aritmtica, a esta operacin se le denomina
tambin suma lgica.
Es un circuito que tiene dos o ms entradas y su salida es igual a la suma OR de las
entradas. La figura siguiente muestra el smbolo correspondiente a una compuerta OR de
dos entradas. Las entradas A y B son niveles de voltaje lgico y la salida S es un nivel de
voltaje lgico cuyo valor es el resultado de la operacin OR de A y B; esto es S = A+B, que
debe leerse como "S es igual a A o B"o "A o B es igual a S" y no como "S es igual a A ms B"
En otras palabras, la compuerta OR opera en tal forma que su salida es alta (nivel lgico 1)si
la entrada A, B o ambas estn en el nivel lgico 1.La salida de la compuerta OR ser baja
(nivel lgico 0)si todas sus entradas estn en el nivel lgico 0 .
Esta misma idea puede ampliarse a ms de dos entradas Por ejemplo si tuviramos tres
entradas la tabla lgica que se muestra a continuacin nos demuestra una vez ms que la
salida 1 se dar en el caso de que una o ms entradas sean 1.Este es el principio general es el
mismo que rige para compuertas OR con cualquier nmero de entradas .
Mediante el uso del lenguaje del lgebra booleana , la salida x puede expresarse como X = A
+ B + C, donde una vez debe hacerse hincapi en que el signo + representa la operacin OR.
Por consiguiente la salida de cualquier compuerta OR se puede expresar como la suma OR
de todas sus entradas.
A
0
0
0
0
1
1
1
1
Circuito AND
Una compuerta AND de dos entradas es un dispositivo lgico que entrega una salida alta
cuando todas sus entradas son altas y una salida baja cuando hay un alto en cualquiera de
sus entradas .
El signo (.) denota la funcin propia de una compuerta AND y se puede omitir, de modo
que da lo mismo si se coloca o no. A la funcin AND se le llama tambin producto lgico.
Es un circuito con dos o mas entradas, la salida de estas es igual al producto AND de las
entradas lgicas es decir S = A.B Es un circuito que opera en tal forma que su salida es alta
solamente cuando todas sus entradas son altas . En todos los otros casos la salida de la
compuerta AND es baja es decir 0,. Al igual que en el caso del circuito OR tambin se
cumple que esta operacin tambin se cumpla para ms de dos entradas . En la figura que
se muestra a continuacin se encuentra una tabla con tres entradas. Cabe resaltar que la
salida de la compuerta es 1 solamente en el caso que A = B = C = 1. La expresin para la
salida sera la siguiente X =ABC.
Se debe tener cuidado a la hora de observar los smbolos para operar dado que como son un
poco parecidos podra haber una equivocacin y obviamente esto sera realmente fatal si lo
que se busca es reducir o resolver el circuito.
A
0
0
0
0
1
1
1
1
Circuito NOT
Esta operacin se puede efectuar con una sola variable de entrada. En el caso de que la
variable fuera B si la sometemos a la operacin NOT el resultado sera X = .Existen varias
formas de expresar esta operacin una de ellas es: X es igual a la inversa de A o X es igual a
no A. Lo que indica la negacin vendra a ser el simbolito que se encuentra encima de la
variable de entrada.
A este circuito tambin se le conoce con el nombre de inversor o complementador puesto
que tambin pudimos haber dicho es el complemento de A.
En este circuito solo observamos dos casos cuando 1 se ha negado o complementado se
convierte en 0 y cuando 0 se ha negado o complementado se convierte en 1. A continuacin
se muestra esto simblicamente
. Si lo quisiramos representar en una tabla
de verdad sera de la forma siguiente:
A
0
1
Par realiza con puertas NAND ( NOR) la expresin mnima de la funcin obtenida por el
mtodo tabular o el mtodo numrico, se aplicaran las siguientes reglas cuya validez se
deduce de los postulados y teoremas existentes.
a.
b.
c.
d.
Se contina realizando esta operacin hasta que todas las sumas (producto)hayan
llegado convertidas en inversos de productos (sumas).
Las reglas par realizar cualquier expresin con puertas NAND no son iguales a las de la
puerta NOR sustituyendo la palabra suma por producto, lo cual se ha indicado incluyendo
la palabra suma entre parntesis en las reglas que acabamos de indicar.
5. Circuitos Internos En Los Chips
Los circuitos internos utilizan los chips, por ser ms fiables y econmicos. Una de sus
finalidades corresponde al funcionamiento del encendido totalmente electrnico; en donde
por medio de la UCE (Unidad Central Electrnica) va a calcular el momento de encendido
correcto para todos los estados de servicio; entre los cuales tenemos:
Componentes Digitales
Muchas veces, en la etapa de diseo de un circuito digital, se requiere utilizar una
compuerta. Utilizar un circuito integrado y slo disponer de una compuerta de ste es muy
ineficaz. Para evitar este problema realizaremos algunos dispositivos digitales con
componentes discretos y/o con otros dispositivos, con el fin de optimizar algunos circuitos.
La primera compuerta lgica que fabricaremos con componentes discretos ser la NOT.
Algunos esquemas posibles son los siguientes:
NOT:
6. Bibliografa
http://comunidad.ciudad.com.ar/internacional/aruba/megat/nuevo3b.htm
http://personal.telefonica.terra.es/web/autoxugamovil/Encendido/Encendido2.ht
m
http://ohm.ingsala.unal.edu.co/gmun/electronica/unetronica/6.htm
http://www.geocities.com/delicadob/tema0/tema0.htm#TOP
http://www.depeca.alcala.es/wwwnueva/docencia/12ciclo/informat/tc/Documento
s/traspas-baja-tens.PDF.
http://www.romalo.250x.com/contenido/famlog/fomlog1.htm
http://eupt.unizar.es/asignaturas/ittse/sistemas_electronicos_digitales/Cuatrimes
tre1/02tema/02teoria.pdf.
http://usuarios.iponet.es/agusbo/uned/propios/apuntes/flog1.PDF.
http://eca.redeya.com/cursos/edigital/tutord2.htm
Operadores Logicos
Operador lgico AND ( conjuncin lgica): Una proposicin compuesta que
utiliza este operador para relacionar sus proposiciones componente ser
verdad SI y SOLO SI las proposiciones componentes son verdaderas. Se
simboliza con "" y al igual que en el lgebra convencional puede
suprimirse. ( AB , A B).
Ejemplo:
"Jos ir a la playa si el carro est listo Y el da es soleado"
Operador lgico OR (disyuncin lgica): Una proposicin compuesta que
utiliza este operador ser verdad si cualquiera de las proposiciones
componentes es verdadera. Se simboliza con el signo "+". (A+B).
Ejemplo:
"La alarma sonar si se abre la puerta O se golpea el carro"