Professional Documents
Culture Documents
Arquitectura de Computadoras
Ing. Tuesman Castillo C
Kener Lapo G.
Reduced Instruction Set Computer
conjunto de instrucciones reducidas se utiliza para la simplicidad en el hardware y la
sinergia entre la arquitectura y los compiladores. Los compiladores de optimizacin se
utilizan para compilar lenguajes de programacin hasta instrucciones que son tan libres
como microinstrucciones en un espacio de direcciones virtual grande, y para hacer que el
tiempo de ciclo de instruccin sea lo ms rpido posible. A medida que las tecnologas
de circuitos reducen el costo relativo de procesamiento y memoria, los conjuntos de
instrucciones que son demasiado complejos se convierten en una responsabilidad distinta
para el rendimiento. Los diseadores de ordenadores de conjunto de instrucciones
reducidas se esfuerzan por la simplicidad en hardware y la sinergia entre la arquitectura
y los compiladores, con el fin de racionalizar el procesamiento tanto como sea posible.
La experiencia temprana indica que las computadoras de conjunto de instrucciones
reducidas pueden de hecho funcionar mucho ms rpido que las mquinas diseadas
convencionalmente. Las computadoras de conjunto de instrucciones reducidas tienen un
rendimiento de punto flotante mediocre sin asistencia de hardware especial. Los
experimentos iniciales son prometedores.
El ARM El paso de hardware de instrucciones x86 en operaciones RISC llega a ser
significativo en el rea y la energa para dispositivos mviles e integrados. Por lo tanto,
los procesadores ARM dominan en PALM, Nintendo DS, Game Boy Advance y en
mltiples PDAs, Apple iPods, Apple iPhone, iPod Touch (Samsung ARM1176JZF, ARM
Cortex-A8, Apple A4), Apple iPad (Apple A4 ARM -based SoC), videoconsolas como
Nintendo DS (ARM7TDMI, ARM946E-S), Nintendo Game Boy Advance
(ARM7TDMI).