Professional Documents
Culture Documents
DE
FABRICANTES, ÁLGEBRA DE
BOOLE
Cadillo Atauje Gianmarco, Saul Maximo Chirinos, Yair Omar Requena Camargo
Facultad de Ingeniería Eléctrica y Electrónica, Universidad Nacional de Ingeniería
Lima, Perú
Introducción— Esta experiencia muestra algunos circuitos implementados en los cuales buscan la manipulación e
implementación de los CI y el uso de la hoja de datos de los fabricantes
I. OBJETIVOS
Identificar los circuitos integrados.
Un circuito integrado (CI), también conocido como chip o microchip, es una estructura de pequeñas dimensiones de material
semiconductor, de algunos milímetros cuadrados de área, sobre la que se fabrican circuitos electrónicos que está protegida dentro de
un encapsulado de plástico o cerámica.
B. Tecnología TTL
TTL es la sigla en inglés de transistor-transistor logic, es decir, «lógica transistor a transistor». Es una familia lógica o una tecnología
de construcción de circuitos electrónicos digitales. En los componentes fabricados con tecnología TTL los elementos de entrada y
salida del dispositivo son transistores bipolares.
Niveles lógicos: entre 0.0 V y 0.8 V para el nivel bajo (L) y entre 2.4 V y 5 V para el nivel alto (H), ya que estos chips son
activados por altos y bajos, o también llamados 0 y 1, dígitos del sistema binario utilizados para estos usos en la electrónica.
Código identificador: el 74 para los comerciales y el 54 para los de diseño militar. Estos últimos son chips más desarrollados,
ya que los de serie 74 soportan menos rangos de temperaturas.
Temperatura de trabajo: de 0 °C a 70 °C para la serie 74 y de -55º hasta los 125 °C para la 54.
C. Tecnología CMOS
La familia CMOS (MOS complementaria) es muy popular en la actualidad en el diseño de sistemas digitales debido a su muy bajo
consumo de potencia, elevada capacidad de integración, buena inmunidad al ruido y su bajo consumo.
Disipación de potencia: Una compuerta CMOS típica consume aprox.10 nW (nano watios).
Velocidad: Los dispositivos CMOS son más lentos que los TTL pero lo suficientemente rápidos para la mayoría de las
aplicaciones (frecuencias de trabajo de hasta 10MHz ), y tienen tiempos de propagación del orden de 10 a 50nS por
compuerta
Tensión de alimentación: Los dispositivos CMOS poseen un amplio rango de operación que va desde 3 a 18V. La tensión de
alimentación se designa con VDD.
Niveles lógicos: Los dispositivos CMOS reconocen como ‘0’ lógico en sus entradas a niveles de tensión de 0 a 0.3 VDD, y
reconocen un ‘1’ lógico tensiones entre 0.7 VDD y VDD.
Inmunidad al ruido: Característica muy sobresaliente de esta familia. Los CMOS son inmunes al ruido electromagnético
externo.
D. Famili
a de CI:
74LS00
74LS02
74LS04
74LS08
74LS32
74LS82
III. EQUIPOS Y MATERIALES
IV. PROCEDIMIENTO
1. Del manual de C.I. defina lo siguiente:
3. Utilizando el manual de C.I. TTL, verifique en el laboratorio la lógica de funcionamiento de los siguientes C.I.
verificando su tabla de funcionamiento:
6. Para los circuitos que se muestran en las figuras 1 y 2, encuentre su tabla de combinaciones, determine qué tipo de
compuerta son y a qué familia lógica pertenecen.
7. Usando el circuito de la figura, ajuste P1 para que VIL sea 0.8V. Ajuste P2 para que IOH sea 400uA. Medir VOH =
_______________. Ponga el miliamperímetro en el pin de entrada de la compuerta y mida I IL = _______________.
Conecte las dos entradas de cada una de las cuatro compuertas que tiene este circuito integrado a cero volts (tierra) y
mida ICCH.
8. Usando el circuito de la figura, ajuste P1 para que VIH = 2V. Ajuste P2 para que IOL = 8mA. Mida bajo estas
circunstancias VOL = _______________. Cambie el miliamperímetro al pin de entrada de la compuerta y mida I IH =
_______________. Conecte las dos entradas de cada una de las cuatro compuertas que tiene este circuito integrado a
cinco volts (VCC) y mida ICCL.
V. SIMULACIONES
Pregunta 1
En el estudio de los circuitos lógicos, existen cuatro especificaciones lógicos diferentes: VIL, VIH, VOL y VOH. En los circuitos TTL,
VIL es la tensión de entrada válida para el rango 0 a 0.8 V que representa un nivel lógico 0 (BAJO). El rango de tensión VIH
representa la tensiones válidas de un 1 lógico entre 2 y 5 V. El rango de valores 0.8 a 2 V determina un funcionamiento no predecible,
por lo tanto estos valores no son permitidos. El rango de tensiones de salida VOL, VOH se muestra en la figura siguiente.
Un circuito lógico CMOS típico funciona a partir de una fuente de alimentación de 5 volts. Un circuito de esta clase interpretará
cualquier voltaje que esté en el intervalo de 0 a 1.5V como un 0 lógico, de igual forma, interpretará a cualquier voltaje que esté en el
intervalo de 3.5 a 5.0 V como un 1 lógico. De este modo, las definiciones de BAJO y ALTO para la lógica CMOS de 5 V son como se
ilustra en la figura siguiente:
Los voltajes que están en el intervalo intermedio (1.5-3.5V) solamente aparecerán durante las transiciones de señal, por tanto
producirán valores lógicos indefinidos (es decir, un circuito puede interpretarlos ya sea como 0 o como 1). Los circuitos CMOS que
utilizan otros voltajes de alimentación, tales como 3.3 o 2.7 volts, dividen el intervalo de voltaje en forma similar.
c. Inmunidad al ruido.
Mide la sensibilidad de un circuito digital al ruido electromagnético ambiental. La inmunidad al ruido es una consideración importante
en el diseño de sistemas que deben trabajar en ambientes ruidosos con automóviles, máquinas, circuitos de control industrial, etc.
d. Margen de ruido.
Las señales de “ruido” son señales electromagnéticas (EM) no deseadas que interfieren con la operación de un circuito. Pueden ser
generadas fuera del circuito al que afectan, o por el mismo circuito. El ruido generado fuera del circuito en cuestión puede “acoplarse”
en dicho circuito a través de radiación
EM. También puede propagarse dentro del circuito a través de las líneas de la red de suministro de CA, y de la fuente de alimentación.
Un ejemplo clásico es el de motores eléctricos que funcionan en las cercanías del circuito, pudiendo generar picos de corriente que
afectan el nivel de tensión de salida de la fuente de alimentación del circuito, alimentada desde la misma red de CA. Además, la
formación de arcos en motores con escobillas (desconexión abrupta de cargas inductivas...) actúa como fuente de ondas EM
indeseables.
e. Disipación de potencia.
Es la potencia suministrada necesaria para operar la compuerta. Este parámetro se expresa en milivatios(mW) y representa la potencia
real designada por la compuerta.
La alta disipación de potencia es una desventaja asociada con la alta velocidad de operación. En general, cuanto más rápido sea un
circuito, más potencia consume y viceversa. La mayoría de los circuitos TTL disipan típicamente, de 1 a 25 milivatios por compuerta.
Un CI con cuatro compuertas exigirá de la fuente cuatro veces la potencia disipada por cada compuerta. En un sistema dado puede
haber muchos circuitos integrados y sus potencias deben tenerse en cuenta. El poder total disipado en un sistema es la suma total de las
potencias disipadas de todos los CI's.
f. Retardo de propagación.
Es el intervalo de tiempo entre un cambio de nivel logico en una entrada y el correspondiente cambio en la salida de la misma
compuerta. Este parámetro limita la frecuencia máxima de operación de la compuerta. En muchas compuertas el retardo de
propagación para una transición de alto a bajo en la salida es diferente al retardo asociado a un cambio de bajo a alto en la salida. Esto
es indicado en las hojas de datos con los simbolos: tPHL y tPLH. Los tiempos de propagación en TTL normalmente del orden de 2 a
30 nanosegundos por compuerta.
g. Producto velocidad-potencia.
La velocidad de conmutación de una compuerta usualmente es proporcional a la cantidad de energía transformada en calor. De hecho,
en muchos circuitos digitales hay que asumir un compromiso entre velocidad y disipación de potencia. Entonces, un circuito puede
diseñarse para trabajar a una alta velocidad (o sea que los parámetros de retardo son pequeños), al costo de un mayor consumo de
potencia.
Alternativamente, puede implementarse una versión más lenta del circuito para ahorrar consumo de potencia.
Como resultado, una medida de performance (o figura de mérito) comúnmente encontrada para una familia lógica es el producto
velocidad-potencia, obtenido al multiplicar el retardo de propagación promedio, la corriente de alimentación promedio y la tensión de
alimentación recomendada. Cuanto menor este producto, mejor es la familia lógica.
FAN IN: Mide el efecto de carga que presenta una entrada a una salida. Cada entrada de un circuito TTL estándar se comporta con
una fuente de corriente capaz de suministrar 1.8 mA. A este valor de corriente se le asigna un fan-in de 1.
FAN OUT: Mide la capacidad de una salida de manejar una o más entradas. Cada salida de un circuito TTL estándar se comporta
como un disipador de corriente capaz de aceptar hasta 18 mA, es decir de manejar hasta 10 entradas TTL estándares. Por tanto, el fan-
out de una salida TTL estándar es 10.
Existen dispositivos TTL especiales llamados buffers (separadores) y drivers (manejadores) que tienen fanouts de 30, 50 e incluso 100.
Se utilizan en aplicaciones donde una determinada línea de salida debe manejar al mismo tiempo un gran número de líneas de entrada.
En resumen especifica el número de cargos normales que puede accionar la salida de la compuerta sin menoscabar su operación
normal. La salida de la compuerta suministra una cantidad limitada de corriente por encima de la cual no opera correctamente y en este
caso se dice que está sobrecargada.
Simulación 2
Simulación 3
74LS00 (NAND)
Tabla de combinaciones
A B S
0 0 1
0 1 1
1 0 1
1 1 0
74LS02 (NOR)
Tabla de combinaciones
A B S
0 0 1
0 1 0
1 0 0
1 1 0
74LS04 (NOT)
Tabla de combinaciones
A S
0 1
1 0
74LS08 (AND)
Tabla de combinaciones
A B S
0 0 0
0 1 0
1 0 0
1 1 1
74LS32 (OR)
Tabla de combinaciones
A B S
0 0 0
0 1 1
1 0 1
1 1 1
74LS86 (XOR)
Tabla de combinaciones
A B S
0 0 0
0 1 1
1 0 1
1 1 0
Simulación 4
Tabla de combinaciones
X Y Z W S
0 0 0 0 1
0 0 0 1 0
0 0 1 0 0
0 0 1 1 0
0 1 0 0 1
0 1 0 1 0
0 1 1 0 0
0 1 1 1 1
1 0 0 0 1
1 0 0 1 0
1 0 1 0 0
1 0 1 1 1
1 1 0 0 1
1 1 0 1 0
1 1 1 0 0
1 1 1 1 1
Simulación 5
Simulación 6.1
Tabla de combinaciones
A B S
0 0 0
0 1 0
1 0 0
1 1 1
Es una compuerta AND de la familia lógica de diodos (DL) o lógica de diodo – resistor.
Simulación 6.2
Tabla de combinaciones
A B S
0 0 0
0 1 1
1 0 1
1 1 1
Simulación 7 Simulación 8
V1
V1 5V
5V
RV1
19%
U1:A U1:A
1 RV2 1 RV2
3 150k 3
2 2
62%
-805
100%
+495 10k 10k
74LS00 74LS00 µA
µA
RV1
R1
24%
33k
10k
+0.80
+3.51
Volts
Volts
BIBLIOGRAFÍA
[1] John F. Wakerly, Diseño digital, 3era edición.
[2] Luis Romero Goytendia, Sistemas Digitales
[3] R. M. Marston, Modern TTL Circuits Manual, 1st edition