You are on page 1of 35

““A

AÑÑOO DDEELL DDIIA


ALLOOG
GOO Y
Y RREECCOONNCCIILLIIA
ACCIIÓÓNN NNA ALL””
ACCIIOONNA

UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS


“Universidad del Perú – Decana de América”
FFa
accuulltta
add dde
e iinnggeenniie
erríía
aE Ellééccttr
riicca
a,, E
Elle
eccttr
róónniicca
ayy
TTe
elleeccoommuunniicca
acciio
onneess

Informe final N° 2 de laboratorio de Circuitos digitales


DOCENTE: Ing. Hernán Villafuerte

INTEGRANTES:

 Berrios Bejar, Eleazar Felipe


(16190019)
 Olortegui Calero, Luis David
(16190025)
 Zavala Soto, Sandro Andrés
(10190269)

HORARIO: Sábados de 09:00 – 11:00 hrs.

CICLO: 5to ciclo

2018 - I
Contenido

RESUMEN ............................................................................................................................................ 4
PALABRAS CLAVES ............................................................................................................................... 5
ABSTRACT ............................................................................................................................................ 5
KEYWORDS .......................................................................................................................................... 5
INTRODUCCIÓN ................................................................................................................................... 6
1. REALIDAD PROBLEMÁTICA ...................................................................................................... 6
2. FORMULACIÓN DEL PROBLEMA.............................................................................................. 6
3. OBJETIVOS ............................................................................................................................... 6
4. HIPÓTESIS ................................................................................................................................ 7
MARCO TEÓRICO ................................................................................................................................. 8
1. FAMILIAS LÓGICAS .................................................................................................................. 8
A. Tipos de familias lógicas: ..................................................................................................... 8
B. Tecnología TTL ..................................................................................................................... 8
C. Tecnología CMOS ................................................................................................................ 9
2. FUNCIONES Y COMPUERTAS LOGICAS .................................................................................. 10
MATERIALES Y MÉTODOS.................................................................................................................. 11
1. METODOLOGÍA...................................................................................................................... 11
A. DISEÑO DE LA METODOLOGÍA .......................................................................................... 11
B. MÉTODO DE EXPERIMENTACIÓN ...................................................................................... 12
2. EQUIPOS, MATERIALES Y HERRAMIENTAS UTILIZADOS........................................................ 12
A. EQUIPOS ............................................................................................................................ 12
B. MATERIALES Y HERRAMIENTAS ........................................................................................ 13
3. ESQUEMAS ............................................................................................................................ 14
4. PROCEDIMIENTO ................................................................................................................... 16
DESARROLLO DE LA PRÁCTICA .......................................................................................................... 17
ANÁLISIS DE RESULTADOS Y OBSERVACIONES ................................................................................. 33
CONCLUSIONES ................................................................................................................................. 33
REFERENCIAS ..................................................................................................................................... 34
Índice de ilustraciones

Figura 1. Diagramas esquemáticos de las compuertas lógicas ........................................................ 11


Figura 2. Multímetro digital Figura 3. Fuente de voltaje ........................................................... 12
Figura 4. Protoboard Figura 5. Resistencias variadas Figura 6. Integrados ............. 13
Figura 7. Diodo LED Figura 8. Conectores cocodrilo - cocodrilo ................................................. 13
Figura 9. Punta de prueba de osciloscopio ........................................................................................ 13
Figura 10. Función OR con compuertas AND .................................................................................... 14
Figura 11. Onda completa medido desde la resistencia ................................................................... 14
Figura 12. Teorema D’MORGAN – CASO 1 ........................................................................................ 14
Figura 13. Teorema D’MORGAN - CASO 2......................................................................................... 15
Figura 14. Función XOR con compuertas AND, OR y NOT ................................................................. 15
Figura 15. Función XNOR con compuertas AND, OR y NOT .............................................................. 15
Figura 16. Función OR con compuertas NAND en protoboard.......................................................... 17
Figura 17. Simulación en PROTEUS ISIS-1 ......................................................................................... 18
Figura 18. Representación de las variables (1) en forma binaria ...................................................... 19
Figura 19. Función AND con compuerta NOR ................................................................................... 20
Figura 20. Simulación en PROTEUS ISIS -2......................................................................................... 21
Figura 21. Representación de la variables (2) en forma binaria ....................................................... 21
Figura 22. Teorema de D'MORGAN en protoboard .......................................................................... 22
Figura 23. Simulación en PROTEUS ISIS - 3........................................................................................ 23
Figura 24. Representación de las variables (3) en forma binaria ...................................................... 24
Figura 25. Teorema de D'MORGAN- caso 2 en protoboard .............................................................. 25
Figura 26. Simulación PROTEUS ISIS - 4 ............................................................................................ 26
Figura 27. Represntación de la variables (4) en forma binaria ......................................................... 26
Figura 28. Función XOR con las compuertas AND, OR y NOT en protoboard ................................... 27
Figura 29. Simulación PROTEUS ISIS - 5 ............................................................................................ 28
Figura 30. Representación de las variables (5) en forma binaria ...................................................... 29
Figura 31. Función XNOR con componentes AND, OR y NOT en protoboard.................................... 30
Figura 32. Simulación de PROTEUS ISIS - 6........................................................................................ 31
Figura 33. Representación de la variable (6) en forma binaria ......................................................... 31
Índice de tablas
Tabla 1. Tabla de verdad de funciones lógicas.................................................................................. 10
Tabla 2. Tabla de verdad (1).............................................................................................................. 18
Tabla 3. Tabla de verdad (2).............................................................................................................. 19
Tabla 4. Tabla de verdad (3).............................................................................................................. 20
Tabla 5. Tabla de verdad (4).............................................................................................................. 22
Tabla 6. Tabla de verdad (5).............................................................................................................. 23
Tabla 7. Tabla de verdad (6).............................................................................................................. 24
Tabla 8. Tabla de verdad (7).............................................................................................................. 25
Tabla 9. Tabla de verdad (8).............................................................................................................. 27
Tabla 10. Tabla de verdad (9)............................................................................................................ 28
Tabla 11. Tabla de verdad (10).......................................................................................................... 29
Tabla 12. Tabla de verdad (11).......................................................................................................... 30
Tabla 13. Tabla de verdad (12).......................................................................................................... 32
Berrios Bejar, Eleazar Felipe; Olortegui Calero, Luis David y Compuertas lógicas
Zavala Soto, Sandro Andrés
res

COMPUERTAS LÓGICAS
Berrios Bejar, Eleazar Felipe; Olortegui Calero, Luis David y Zavala Soto, Sandro

“Facultad de Ingeniería Electrónica, Eléctrica y Telecomunicaciones –


UNMSM”

RESUMEN
Es tan importante tomar consideración sobre los circuitos digitales y su importancia a posterior
para formar equipos, sistemas y módulos más complejos. Este laboratorio nos permitirá conocer
desde la forma más simple cómo funcionan las compuertas lógicas, y la combinación de sus
funciones lógicas nos dan una respuesta según la disposición de estos. Un fundamento más que
tomar en cuenta es la comprobación de las tablas de verdad que normalmente se enseña de
forma teórica, la cual veremos más adelante, no siempre son valores absolutos sino mas bien
relativos.

Para este laboratorio contaremos con una fuente de voltaje, la cual aproximaremos a un valor de 5
voltios, integrados de códigos variados para obtener la respuesta necesitada, resistencia y un
diodo LED (rojo), que nos proporcionara como un sensor, el cual nos dará a entender, de forma
implícita, que está transcurriendo voltaje. Todos estos componentes necesarios para el completo
desarrollo. Como instrumento de medición del voltaje a través de nuestro sensor (LED), el
Multímetro, el cual se utilizara para cada combinación de compuertas.

Empleando solamente estos materiales e instrumentos podemos obtener los resultados


esperados, tomando muestras teórica prácticas, de la cuales serán suficientes para calcular el
valor aproximado real de nuestros parámetros. Nuestra técnica de recolección de datos estará
dada por observación experimental estructurada y nuestros instrumentos para este serán las
tablas rotuladas, que nos permitirá organizar de forma interactiva; Además se contará con
resultados simulados del software PROTEUS ISIS 8.6 SP2, que serán otra fuente “confiable” para
los resultados y conclusiones finales de la guía experimental.

4
Informe N°2 DE CIRCUITOS DIGITALES
Berrios Bejar, Eleazar Felipe; Olortegui Calero, Luis David y Compuertas lógicas
Zavala Soto, Sandro Andrés
res

PALABRAS CLAVES
Diodo LED, circuitos integrados, compuertas lógicas, funciones lógicas, tablas de verdad,
polarización del integrado.

ABSTRACT
It is so important to take consideration of digital circuits and their importance later to form more
complex equipment, systems and modules. This laboratory will allow us to know from the simplest
way how the logic gates work, and the combination of their logical functions gives us a response
according to their disposition. One more basis to take into account is the verification of truth
tables that are normally taught theoretically, which we will see later, are not always absolute
values but rather relative.

For this laboratory we will have a voltage source, which we will approximate to a value of 5 volts,
integrated with varied codes to obtain the needed response, resistance and a LED (red), which will
provide us with a sensor, which will give us to understand, implicitly, that voltage is running. All
these components necessary for the complete development. As an instrument for measuring the
voltage through our sensor (LED), the Multimeter, which will be used for each combination of
gates.

Using only these materials and instruments we can obtain the expected results, taking practical
theoretical samples, of which they will be enough to calculate the approximate real value of our
parameters. Our data collection technique will be given by structured experimental observation
and our instruments for this will be the labeled tables, which will allow us to organize interactively;
In addition there will be simulated results of the software PROTEUS ISIS 8.6 SP2, which will be
another "reliable" source for the final results and conclusions of the experimental guide.

KEYWORDS
LED diode, integrated circuits, logic gates, logic functions, truth tables, integrated polarization.

5
Informe N°2 DE CIRCUITOS DIGITALES
Berrios Bejar, Eleazar Felipe; Olortegui Calero, Luis David y Compuertas lógicas
Zavala Soto, Sandro Andrés
res

INTRODUCCIÓN

1. REALIDAD PROBLEMÁTICA

Se tiene que actualmente, en este tipo de laboratorios experimentales, no se tiene claro


todavía muchos conceptos de manejo de dispositivos e instrumentos por lo tanto la
comprobación de datos que se pueden obtener de forma teórica (ideal) y con los
fundamentos adecuados aplicados a la práctica, resulta ser fundamental para el
afianzamiento de conocimientos de los estudiantes.

Sére (2002) en relación a lo que se puede aprender con el trabajo experimental indica:
“Hay numerosos objetivos potenciales que pueden ser dirigidos hacia el laboratorio.
“Hacer” y “Aprender a hacer” debe ser tomado tan seriamente como “Comprender” y
“Aprender””(p.168), dándonos a entender la relevancia del cuestionamiento del procesos
experimentales y la comprobación de estos.

Ahora teniendo en consideración la importancia del laboratorio, tenemos que ver que a
veces por problemas de medición y error de la persona que manipula los datos podemos
establecer cierto criterio de error de medición, a lo que establecemos un valor aproximado
como absoluto.

2. FORMULACIÓN DEL PROBLEMA

¿Qué tan importante es generar una base teórica-experimental en el laboratorio que nos
permita utilizar los instrumentos y elementos de nuestro circuito con el entendimiento de
la funcionalidad de estos así como los parámetros que se obtienen?

3. OBJETIVOS

A. OBJETIVOS GENERALES
a Esperar obtener una base teórica práctica (TE) para un siguiente laboratorio.

6
Informe N°2 DE CIRCUITOS DIGITALES
Berrios Bejar, Eleazar Felipe; Olortegui Calero, Luis David y Compuertas lógicas
Zavala Soto, Sandro Andrés
res

B. OBJETIVOS ESPECÍFICOS

a Adquirir conocimiento y destreza en el manejo de las compuertas lógicas y


circuitos lógicos básicos equivalentes a nivel de circuitos integrados.

b Representación eléctrica los estados lógicos de las variables binarias y


representación óptica del resultado de una función lógica.

c Verificar los resultados prácticos con el uso el simulador PROTEUS ISIS.

4. HIPÓTESIS

A. HIPÓTESIS GENERAL

a Generar la suficiente experiencia y conocimiento TE para aplicar al siguiente


laboratorio.

B. HIPÓTESIS ESPECÍFICAS

a Utilizar de forma eficiente los instrumentos y dispositivos

b Los datos experimentales correctamente leídos concuerdan con lo esperado,


teniendo en cuenta la respuesta lógica sobre todo, aunque derrepente difiera un
poco de nuestros datos simulados.

7
Informe N°2 DE CIRCUITOS DIGITALES
Berrios Bejar, Eleazar Felipe; Olortegui Calero, Luis David y Compuertas lógicas
Zavala Soto, Sandro Andrés
res

MARCO TEÓRICO

1. FAMILIAS LÓGICAS

Una familia lógica de circuitos integrados digitales monolíticos, es un grupo de puertas


lógicas (o compuertas) construidas usando uno de varios diseños diferentes, usualmente
con niveles lógicos compatibles y características de fuente de poder dentro de una familia.

A. Tipos de familias lógicas:

Dentro de las familias lógicas se encuentran


 DL (Lógica de Diodo)
 RTL (Lógica de Resistencia-Transistor)
 DTL (Lógica de Diodo-Transistor)
 ECL (Lógica de Acoplamiento de Emisor)
 TTL (Lógica de Transistor-Transistor)
 IIL ó I2L (Lógica Inyección Integrada)
 MOS (Semiconductor Oxido Metal)
o PMOS (MOS tipo-P)
o NMOS (MOS tipo-N)
o CMOS (MOS Complementario)
o BiCMOS (CMOS Bipolar)

B. Tecnología TTL

Acrónimo Inglés de Transistor-Transistor Logic Es una familia lógica o lo que es lo mismo,


una tecnología de construcción de circuitos electrónicos digitales. En los componentes
fabricados con tecnología TTL los elementos de entrada y salida del dispositivo son
transistores bipolares.

8
Informe N°2 DE CIRCUITOS DIGITALES
Berrios Bejar, Eleazar Felipe; Olortegui Calero, Luis David y Compuertas lógicas
Zavala Soto, Sandro Andrés
res

Características

o Su tensión de alimentación característica dentro del rango: 4,75V - 5,25V.


o Los niveles lógicos: entre 0,2V y 0,8V para el estado L (bajo) y los 2,4V y Vcc para el
estado H (alto).
o La velocidad de transmisión entre los estados lógicos es su mejor base, si bien esta
característica le hace aumentar su consumo siendo su mayor enemigo.
o Motivo por el cual han aparecido diferentes versiones de TTL como FAST, L (bajo
consumo), S (serie rápida schottky) LS (rápida de bajo consumo) , etc. En algunos
casos puede alcanzar poco más de los 250 MHz.

C. Tecnología CMOS

En inglés Complementary Metal Oxide Semiconductor, Semiconductor Complementario


de Óxido Metálico, es una de las familias lógicas empleadas en la fabricación de circuitos
integrados (chips). Su principal característica consiste en la utilización conjunta de
transistores de tipo pMOS y tipo nMOS configurados de tal forma que, en estado de
reposo, el consumo de energía es únicamente el debido a las corrientes parásitas.
En la actualidad, la mayoría de los circuitos integrados que se fabrican utilizan la
tecnología CMOS. Esto incluye microprocesadores, memorias, DSPs y muchos otros tipos
de chips digitales.

Características

o Su tensión de alimentación característica dentro del rango: 3V - 18V.


o Son sencillos de diseñar.
o Alta densidad de integración, menor consumo de energía, menor costo.
o Versiones de CMOS: HC y HCT.

9
Informe N°2 DE CIRCUITOS DIGITALES
Berrios Bejar, Eleazar Felipe; Olortegui Calero, Luis David y Compuertas lógicas
Zavala Soto, Sandro Andrés
res

2. FUNCIONES Y COMPUERTAS LOGICAS

A. Tabla de verdad de funciones lógicas

Tabla 1. Tabla de verdad de funciones lógicas

Fuente: Guía de laboratorio

B. Diagrama esquemáticos de las compuertas lógicas con circuitos integrados


estándar de la serie TTL 74LSxx:

10
Informe N°2 DE CIRCUITOS DIGITALES
Berrios Bejar, Eleazar Felipe; Olortegui Calero, Luis David y Compuertas lógicas
Zavala Soto, Sandro Andrés
res

Figura 1. Diagramas esquemáticos de las compuertas lógicas

Fuente: Guía de laboratorio

MATERIALES Y MÉTODOS
1. METODOLOGÍA

A. DISEÑO DE LA METODOLOGÍA

a TIPO DE EXPERIMENTACIÓN

Hablamos de una investigación experimental aplicada, ya que comprobamos en


base al laboratorio (experimento), la concordancia de datos aplicados en la teoría
y práctica.

b NIVEL DE EXPERIMENTACIÓN

Los niveles que se utilizarán en este experimento esta dado como un diseño
experimental y descriptivo.

11
Informe N°2 DE CIRCUITOS DIGITALES
Berrios Bejar, Eleazar Felipe; Olortegui Calero, Luis David y Compuertas lógicas
Zavala Soto, Sandro Andrés
res

B. MÉTODO DE EXPERIMENTACIÓN

a POBLACIÓN Y MUESTRA

Teniendo una población ilimitada de pruebas que se puedan tomar, tendremos


una muestra que va estar dado por la obtención de los parámetros,
considerándose una buena toma de datos de estas. Se considerará una toma de
datos digital, manual y teórica.

b TÉCNICAS Y RECOLECCIÓN DE DATOS

 TÉCNICAS
Observación experimental estructurada, o sea según la como vaya viendo y
tomando datos, se le da una estructura de acuerdo al avance del
experimento.

 INSTRUMENTOS
Tablas rotuladas para adjuntar datos de distinta naturaleza.( experimental,
practica y teórica).

2. EQUIPOS, MATERIALES Y HERRAMIENTAS UTILIZADOS

A. EQUIPOS

Figura 2. Multímetro digital Figura 3. Fuente de voltaje

Fuente: Google Fuente: Google

12
Informe N°2 DE CIRCUITOS DIGITALES
Berrios Bejar, Eleazar Felipe; Olortegui Calero, Luis David y Compuertas lógicas
Zavala Soto, Sandro Andrés
res

B. MATERIALES Y HERRAMIENTAS

Figura 4. Protoboard Figura 5. Resistencias variadas Figura 6. Integrados

Fuente: Google Fuente: Google Fuente: Google

Figura 7. Diodo LED Figura 8. Conectores cocodrilo - cocodrilo

Fuente: Google Fuente: Google

Figura 9. Punta de prueba de osciloscopio

Fuente: Google

13
Informe N°2 DE CIRCUITOS DIGITALES
Berrios Bejar, Eleazar Felipe; Olortegui Calero, Luis David y Compuertas lógicas
Zavala Soto, Sandro Andrés
res

3. ESQUEMAS

A. Función lógica OR con solo compuertas AND.


Figura 10. Función OR con compuertas AND

Fuente: Guía de laboratorio

B. Función lógica AND con solo compuertas NOR.

Figura 11. Onda completa medido desde la resistencia

Fuente: Guía de laboratorio

C. Teorema D’Morgan, caso 1.


Figura 12. Teorema D’MORGAN – CASO 1

Fuente: Guía de laboratorio

14
Informe N°2 DE CIRCUITOS DIGITALES
Berrios Bejar, Eleazar Felipe; Olortegui Calero, Luis David y Compuertas lógicas
Zavala Soto, Sandro Andrés
res

D. Teorema D’Morgan, caso 2.

Figura 13. Teorema D’MORGAN - CASO 2

Fuente: Guía de laboratorio

E. Función lógica XOR con compuertas AND, OR y NOT.

Figura 14. Función XOR con compuertas AND, OR y NOT

Fuente: Guía de laboratorio

F. Función lógica XNOR con compuertas AND, OR y NOT

Figura 15. Función XNOR con compuertas AND, OR y NOT

Fuente: Guía de laboratorio

15
Informe N°2 DE CIRCUITOS DIGITALES
Berrios Bejar, Eleazar Felipe; Olortegui Calero, Luis David y Compuertas lógicas
Zavala Soto, Sandro Andrés
res

4. PROCEDIMIENTO

A. Función lógica OR con solo compuertas AND.


a Se conectan las compuertas, resistencia y LED como nos muestra la figura 10,
evaluamos cada entrada de la compuerta cuando este a 5 v y cuando este en 0 v
(Tierra).
b Tomamos las medidas de los voltajes obtenidos por las combinaciones y llenar las
tablas correspondientes

B. Función lógica AND con solo compuertas NOR.


a Se conectan las compuertas, resistencia y LED como nos muestra la figura 11,
evaluamos cada entrada de la compuerta cuando este a 5 v y cuando este en 0 v
(Tierra).
b Tomamos las medidas de los voltajes obtenidos por las combinaciones y llenar las
tablas correspondientes

C. Teorema D’Morgan, caso 1.


a Se conectan las compuertas, resistencia y LED como nos muestra la figura 12,
evaluamos cada entrada de la compuerta cuando este a 5 v y cuando este en 0 v
(Tierra).
b Tomamos las medidas de los voltajes obtenidos por las combinaciones y llenar las
tablas correspondientes

D. Teorema D’Morgan, caso 2.


a Se conectan las compuertas, resistencia y LED como nos muestra la figura 13,
evaluamos cada entrada de la compuerta cuando este a 5 v y cuando este en 0 v
(Tierra).
b Tomamos las medidas de los voltajes obtenidos por las combinaciones y llenar las
tablas correspondientes

16
Informe N°2 DE CIRCUITOS DIGITALES
Berrios Bejar, Eleazar Felipe; Olortegui Calero, Luis David y Compuertas lógicas
Zavala Soto, Sandro Andrés
res

E. Función lógica XOR con compuertas AND, OR y NOT.


a Se conectan las compuertas, resistencia y LED como nos muestra la figura 14,
evaluamos cada entrada de la compuerta cuando este a 5 v y cuando este en 0 v
(Tierra).
b Tomamos las medidas de los voltajes obtenidos por las combinaciones y llenar las
tablas correspondientes

F. Función lógica XNOR con compuertas AND, OR y NOT.


a Se conectan las compuertas, resistencia y LED como nos muestra la figura 15,
evaluamos cada entrada de la compuerta cuando este a 5 v y cuando este en 0 v
(Tierra).
b Tomamos las medidas de los voltajes obtenidos por las combinaciones y llenar las
tablas correspondientes

DESARROLLO DE LA PRÁCTICA

1. Implementar la función lógica “OR“ utilizando sólo compuertas “NAND”:


A. Implemente en el protoboard el circuito de la figura 10.

Figura 16. Función OR con compuertas NAND en protoboard

Fuente: Elaboración propia

17
Informe N°2 DE CIRCUITOS DIGITALES
Berrios Bejar, Eleazar Felipe; Olortegui Calero, Luis David y Compuertas lógicas
Zavala Soto, Sandro Andrés
res

B. Manipule el estado de los conmutadores que representan las variables binarias


(A1 y B1), observe y anote el estado lógico del LED en la tabla 2.

Tabla 2. Tabla de verdad (1)

Tabla de verdad (1)


Entradas Salida
A1 B1 LED
0V 0V 0.63 V
0V 5V 0,33 V
5V 0V 0.83 V
5V 5V 1.87 V
Fuente: Elaboración propia

C. Implemente en PROTEUS ISIS el circuito de la figura 10.

Figura 17. Simulación en PROTEUS ISIS-1

Fuente: Elaboración propia.

18
Informe N°2 DE CIRCUITOS DIGITALES
Berrios Bejar, Eleazar Felipe; Olortegui Calero, Luis David y Compuertas lógicas
Zavala Soto, Sandro Andrés
res

D. Manipule los controles de estado lógico (A1 y B1) que representan las variables
binarias, observe y anote el estado del probador lógico en la tabla 3.

Figura 18. Representación de las variables (1) en forma binaria

Fuente: Guía de laboratorio

Tabla 3. Tabla de verdad (2)

Tabla de verdad (2)


Entradas Salida
A1 B1 LED
0 0 0
0 1 1
1 0 1
1 1 1
Fuente: Elaboración propia

E. Para el circuito lógico de la figura 18, plantea y deduzca la expresión algebraica


que corresponde a la función lógica S1 y B1.

Vamos a deducirlo por minterms:


𝑓 = ̅̅̅
𝐴1 ∗ 𝐵1 + 𝐴1 ∗ ̅̅̅
𝐵1 + 𝐴1 ∗ 𝐵1
𝑓 = ̅̅̅
𝐴1 ∗ 𝐵1 + 𝐴1
𝑓 = 𝐴1 + 𝐵1

19
Informe N°2 DE CIRCUITOS DIGITALES
Berrios Bejar, Eleazar Felipe; Olortegui Calero, Luis David y Compuertas lógicas
Zavala Soto, Sandro Andrés
res

2. Implementar la función lógica AND utilizando solo compuertas NOR:


A. Implemente en protoboard el circuito de la figura 11.

Figura 19. Función AND con compuerta NOR

Fuente: Elaboración propia

B. Manipule el estado de los computadores que representan las variables binarias (A2 y
B2), observe y anote el estado lógico de LED en la tabla 4

Tabla 4. Tabla de verdad (3)

Tabla de verdad (3)


Entradas Salida
A2 B2 LED
0V 0V V
0V 5V V
5V 0V V
5V 5V V
Fuente: Elaboración propia

20
Informe N°2 DE CIRCUITOS DIGITALES
Berrios Bejar, Eleazar Felipe; Olortegui Calero, Luis David y Compuertas lógicas
Zavala Soto, Sandro Andrés
res

C. Implemente en PROTEUS ISIS el circuito de la figura 11.

Figura 20. Simulación en PROTEUS ISIS -2

Fuente: Elaboración propia

D. Manipule los controles de estado lógico (A2 y B2) que representan las variables
binarias, observe y anote el estado del probador lógico en la tabla 5.

Figura 21. Representación de la variables (2) en forma binaria

Fuente: Elaboración propia

21
Informe N°2 DE CIRCUITOS DIGITALES
Berrios Bejar, Eleazar Felipe; Olortegui Calero, Luis David y Compuertas lógicas
Zavala Soto, Sandro Andrés
res

Tabla 5. Tabla de verdad (4)

Tabla de verdad (4)


Entradas Salida
A2 B2 LED
0 0 0
0 1 0
1 0 0
1 1 1
Fuente: Elaboración propia

E. Para el circuito lógico de la figura 21, plantea y deduzca la expresión algebraica que
corresponde a la función lógica S2 en función de A2 y B2.

Vamos a deducirlo por minterms:

𝑓 = 𝐴1 ∗ 𝐵1

3. Implementar el Teorema de D’MORGAN, caso 1:


A. Implemente en protoboard el circuito de la figura 12.

Figura 22. Teorema de D'MORGAN en protoboard

Fuente: Elaboración propia

22
Informe N°2 DE CIRCUITOS DIGITALES
Berrios Bejar, Eleazar Felipe; Olortegui Calero, Luis David y Compuertas lógicas
Zavala Soto, Sandro Andrés
res

B. Manipule el estado de los conmutadores que representan las variables binarias (A3 y
B3), observe y anote el estado lógico del LED en la tabla 6.

Tabla 6. Tabla de verdad (5)

Tabla de verdad (5)


Entradas Salida
A3 B3 LED
0V 0V 1.85 V
0V 5V 1.974 V
5V 0V 1.964 V
5V 5V 1.859 V
Fuente: Elaboración propia

C. Implemente en PROTEUS ISIS el circuito de la figura 12.

Figura 23. Simulación en PROTEUS ISIS - 3

Fuente: Elaboración propia

23
Informe N°2 DE CIRCUITOS DIGITALES
Berrios Bejar, Eleazar Felipe; Olortegui Calero, Luis David y Compuertas lógicas
Zavala Soto, Sandro Andrés
res

D. Manipule los controles de estado lógico (A3 y B3) que representan las variables
binarias, observe y anote el estado del probador lógico en la tabla 7.

Figura 24. Representación de las variables (3) en forma binaria

Fuente: guía de laboratorio

Tabla 7. Tabla de verdad (6)

Tabla de verdad (6)


Entradas Salida
A3 B3 LED
0 0 1
0 1 1
1 0 1
1 1 0
Fuente: Elaboración propia

E. Para el circuito lógico de la figura 24, plantea y deduzca la expresión algebraica que
corresponde a la función lógica S3 en función de A3 y B3.

Vamos a deducirlo por maxterms:


𝑓 = ̅̅̅
𝐴3 + ̅̅̅
𝐵3

4. Implementar el Teorema de D’MORGAN, caso 2:

A. Implemente en protoboard el circuito de la figura 13.

24
Informe N°2 DE CIRCUITOS DIGITALES
Berrios Bejar, Eleazar Felipe; Olortegui Calero, Luis David y Compuertas lógicas
Zavala Soto, Sandro Andrés
res

Figura 25. Teorema de D'MORGAN- caso 2 en protoboard

Fuente: Elaboración propia

B. Manipule el estado de los conmutadores que representan las variables binarias (A4 y
B4), observe y anote el estado lógico del LED en la tabla 8.

Tabla 8. Tabla de verdad (7)

Tabla de verdad (7)


Entradas Salida
A4 B4 LED
0V 0V 1.82 V
0V 5V 1.70 V
5V 0V 1.68 V
5V 5V 1.83 V
Fuente: Elaboración propia

C. Implemente en PROTEUS ISIS el circuito de la figura 13.

25
Informe N°2 DE CIRCUITOS DIGITALES
Berrios Bejar, Eleazar Felipe; Olortegui Calero, Luis David y Compuertas lógicas
Zavala Soto, Sandro Andrés
res

Figura 26. Simulación PROTEUS ISIS - 4

Fuente: Elaboración propia

D. Manipule los controles de estado lógico (A4 y B4) que representan las variables
binarias, observe y anote el estado del probador lógico en la tabla 9.

Figura 27. Represntación de la variables (4) en forma binaria

Fuente: Elaboración propia

26
Informe N°2 DE CIRCUITOS DIGITALES
Berrios Bejar, Eleazar Felipe; Olortegui Calero, Luis David y Compuertas lógicas
Zavala Soto, Sandro Andrés
res

Tabla 9. Tabla de verdad (8)

Tabla de verdad (8)


Entradas Salida
A4 B4 LED
0 0 1
0 1 0
1 0 0
1 1 0
Fuente: Elaboración propia

E. Para el circuito lógico de la figura 27, plantea y deduzca la expresión algebraica que
corresponde a la función lógica S4 en función de A4 y B4.

Vamos a deducirlo por minterms:


𝑓 = ̅̅̅
𝐴4 ∗ ̅̅̅
𝐵4

5. Implementar la función lógica XOR utilizando las compuertas AND, OR y NOT:


A. Implemente en protoboard el circuito de la figura 14.

Figura 28. Función XOR con las compuertas AND, OR y NOT en protoboard

Fuente: Elaboración propia

27
Informe N°2 DE CIRCUITOS DIGITALES
Berrios Bejar, Eleazar Felipe; Olortegui Calero, Luis David y Compuertas lógicas
Zavala Soto, Sandro Andrés
res

B. Manipule el estado de los conmutadores que representan las variables binarias (A5 y
B5), observe y anote el estado lógico del LED en la tabla 10.

Tabla 10. Tabla de verdad (9)

Tabla de verdad (9)


Entradas Salida
A5 B5 LED
0V 0V 0.715 V
0V 5V 1.978 V
5V 0V 1.948 V
5V 5V 1.887 V
Fuente: Elaboración propia

C. Implemente en PROTEUS ISIS el circuito de la figura 14.

Figura 29. Simulación PROTEUS ISIS - 5

Fuente: Elaboración propia

D. Manipule los controles de estado lógico (A5 y B5) que representan las variables
binarias, observe y anote el estado del probador lógico en la tabla 11.

28
Informe N°2 DE CIRCUITOS DIGITALES
Berrios Bejar, Eleazar Felipe; Olortegui Calero, Luis David y Compuertas lógicas
Zavala Soto, Sandro Andrés
res

Figura 30. Representación de las variables (5) en forma binaria

Fuente: Guía de laboratorio

Tabla 11. Tabla de verdad (10)

Tabla de verdad (10)


Entradas Salida
A5 B5 LED
0 0 0
0 1 1
1 0 1
1 1 0
Fuente: Elaboración propia

E. Para el circuito lógico de la figura 30, plantea y deduzca la expresión algebraica que
corresponde a la función lógica S5 en función de A5 y B5.

Vamos a deducirlo por minterms:

𝑓 = ̅̅̅
𝐴5 ∗ 𝐵5 + 𝐴5 ∗ ̅̅̅
𝐵5

29
Informe N°2 DE CIRCUITOS DIGITALES
Berrios Bejar, Eleazar Felipe; Olortegui Calero, Luis David y Compuertas lógicas
Zavala Soto, Sandro Andrés
res

6. Implementar la función lógica XNOR utilizando las compuertas AND, OR y NOT


A. Implemente en protoboard el circuito de la figura 15.

Figura 31. Función XNOR con componentes AND, OR y NOT en protoboard

Fuente: Elaboración propia

B. Manipule el estado de los conmutadores que representan las variables binarias (A6 y
B6), observe y anote el estado lógico del LED en la tabla 12.

Tabla 12. Tabla de verdad (11)

Tabla de verdad (11)


Entradas Salida
A6 B6 LED
0V 0V 1.94 V
0V 5V 1.64 V
5V 0V 1.65 V
5V 5V 1.85 V
Fuente: Elaboración propia

30
Informe N°2 DE CIRCUITOS DIGITALES
Berrios Bejar, Eleazar Felipe; Olortegui Calero, Luis David y Compuertas lógicas
Zavala Soto, Sandro Andrés
res

C. Implemente en PROTEUS ISIS el circuito de la figura 15.

Figura 32. Simulación de PROTEUS ISIS - 6

Fuente: Elaboración propia

D. Manipule los controles de estado lógico (A6 y B6) que representan las variables
binarias, observe y anote el estado del probador lógico en la tabla 13.

Figura 33. Representación de la variable (6) en forma binaria

Fuente: Guía de laboratorio

31
Informe N°2 DE CIRCUITOS DIGITALES
Berrios Bejar, Eleazar Felipe; Olortegui Calero, Luis David y Compuertas lógicas
Zavala Soto, Sandro Andrés
res

Tabla 13. Tabla de verdad (12)

Tabla de verdad (12)


Entradas Salida
A6 B6 LED
0 0 1
0 1 0
1 0 0
1 1 1
Fuente: Elaboración propia

E. Para el circuito lógico de la figura 33, plantea y deduzca la expresión algebraica que
corresponde a la función lógica S6 en función de A6 y B6.

Vamos a deducirlo por minterms:

𝑓 = ̅̅̅
𝐴6 ∗ ̅̅̅
𝐵6 + 𝐴6 ∗ 𝐵6

32
Informe N°2 DE CIRCUITOS DIGITALES
Berrios Bejar, Eleazar Felipe; Olortegui Calero, Luis David y Compuertas lógicas
Zavala Soto, Sandro Andrés
res

ANÁLISIS DE RESULTADOS Y OBSERVACIONES

 Para el caso de la obtener la función OR debido a compuertas NAND, resulta ser


efectivo, ya que nos arroja los valores esperados y además cumple con las simulaciones
hechas.

 Para el caso de la obtener la función AND debido a compuertas NOR, resulta ser
efectivo, ya que nos arroja los valores esperados y además cumple con las simulaciones
hechas igual que el caso anterior.

 Podemos decir que para la formación de XOR y XNOR, también se cumple que las
compuertas AND, OR y NOT, combinan satisfactoriamente para obtenerlos.

 Se comprobó también que las leyes de D’MORGAN, también fueron demostradas y


cumplen con lo esperado según el seguimiento.

CONCLUSIONES

 Como vemos según las observaciones y analizadas la toma de datos, podríamos


generalizar el uso del circuito integrado (uso de compuertas). Para el objetivo que
queramos teniendo una alta probabilidad de acertar de una sin equivocarse.

 Se debe tomar en cuenta la lógica de la compuerta, ya que entendiendo el circuito,


haciendo las mediciones de comprobación y tener al tanto la configuración interna del
integrado, podremos entender mejor cualquier fenómeno que ocurra debido a una
sobrecarga o un aumento que dañe nuestro integrado.

 Es fácilmente comprobable el resultado de las tablas de verdad según la función debido a


la compuerta que estemos utilizando, además se tiene una gran versatilidad con estos,
casi pudiendo utilizar todo tipo de combinaciones. Pero es algo a tener en cuenta es la
impracticidad de estos cuando trabajamos con muchas compuertas a la vez.

33
Informe N°2 DE CIRCUITOS DIGITALES
Berrios Bejar, Eleazar Felipe; Olortegui Calero, Luis David y Compuertas lógicas
Zavala Soto, Sandro Andrés
res

REFERENCIAS

o Thomas L. Floyd. (2006). Fundamentos de sistemas digitales (9ª Ed.). España.


Pearson Educación.
o Malvino, A. (2007). Principios de electrónica (7ª Ed.). México. Mc Graw
HillBoylestad.
o Robert L., Nashelsky Louis (1979). Principios digitales, México, primera edición,
Editorial McGraw - Hill.

34
Informe N°2 DE CIRCUITOS DIGITALES